[实用新型]一种用于直流同步升压的电路有效
申请号: | 202023140447.9 | 申请日: | 2020-12-23 |
公开(公告)号: | CN215420102U | 公开(公告)日: | 2022-01-04 |
发明(设计)人: | 班福奎;孙竞赛 | 申请(专利权)人: | 上海裕芯电子科技有限公司 |
主分类号: | H02M3/156 | 分类号: | H02M3/156;H02M1/32 |
代理公司: | 上海天辰知识产权代理事务所(特殊普通合伙) 31275 | 代理人: | 陶金龙;陈慧弘 |
地址: | 201306 上海市浦东新区临*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 直流 同步 升压 电路 | ||
1.一种用于直流同步升压的电路,其特征在于,包括:升压控制芯片、输入电源、输入电容、储能电感、输出电容、负载和外编程电阻;所述升压控制芯片包括过流保护模块、限流保护模块、VCC、端口LX、输出端VOUT、限流设定端VSET及接地端GND;所述端口LX端连接到储能电感的一端,所述储能电感的另一端连接到所述升压控制芯片的VCC端、输入电容正极以及输入电源的正极;所述升压控制芯片的输出端VOUT连接到输出电容的正极,输出端VOUT与接地端GND之间串联负载;所述升压控制芯片的限流设定端VSET与接地端GND之间串联所述外编程电阻;所述输入电源的负极、输入电容的负极、输出电容的负极均连接到接地端GND;
其中,所述限流保护模块控制所述过流保护模块在所述负载过流后,将所述负载的电流限制在一预定的阈值,所述外编程电阻为可调电阻,所述外编程电阻的阻值与所述预定的阈值相关。
2.根据权利要求1所述的用于直流同步升压的电路,其特征在于,所述过流保护模块为短路比较器,所述限流保护模块为限流比较器;所述升压控制芯片还包括基准电压模块、电流源模块、有源电阻模块、功率N管、续流P管、恒压控制模块、计数模块、逻辑及驱动模块、反馈电阻网络;其中,所述基准电压模块用于提供芯片内部的基准电压信号,其输入信号为VCC,输出信号为VREF;所述电流源模块用于根据不同的外编程电阻,提供不同的电流源模块,其工作电源为VCC,输出信号为HVCL;所述的有源电阻模块经电流源模块的电流通过并产生压降,用于限流及短路保护的输入电压比较值,其输入信号为HVCL,输出信号为VCL;所述的功率N管为电感到地的主电流回路,电流流经此通路时,由于功率N管存在导通阻抗,故在功率N管的漏极产生压降,功率N管的栅极连接到N管驱动模块的输出信号NCH,其源极连接到所述接地端GND,其漏极连接到所述端口LX;所述续流P管为电感到输出端VOUT的主电流通路;所述限流保护模块用于对功率N管采样到的电压LX与所设定的既定值VCL进行比较,其输出信号为ILIM;所述过流保护模块用于对功率N管采样到的电压LX与所设定的既定值HVCL进行比较,其输出信号为OC;所述限流保护模块及过流保护模块的使能信号为NCH,这两个比较器仅在NCH为高电平时工作,当NCH为低电平时其输出信号均为低电平;所述恒压控制模块用于实现输出恒压的控制,其输入信号为VREF及FB,输出信号为PWM;所述计数模块用于短路触发以及输出复位计时,其输入信号为OC,其输出信号为OSP;所述逻辑及驱动模块用于恒压控制、限流及短路保护的逻辑选择,其输入信号为PWM、ILIM及OSP,其输出信号为NCH及PCH;所述反馈电阻网络用于对输出电压输出端VOUT的电压进行采样,并把信号送到所述恒压控制模块,其输入信号为输出端VOUT,输出信号为FB。
3.根据权利要求2所述的用于直流同步升压的电路,其特征在于,所述电流源模块包括运算放大器、N驱动管、电流源模块产生管以及电流源模块镜像管;所述运算放大器的输入连接到基准电压模块的输出信号VREF及所述限流设定端VSET,所述运算放大器的输出连接到所述N驱动管的栅极;所述N驱动管的漏极连接到电流源模块产生管的漏极,其源极连接到所述限流设定端VSET;所述电流源模块产生管的栅极与漏极连接,其源极连接到所述VCC;所述电流源模块镜像管的栅极连接到电流源模块产生管的栅极,其漏极连接到信号HVCL,其源极连接到所述VCC。
4.根据权利要求2所述的用于直流同步升压的电路,其特征在于,所述有源电阻模块由多个NMOS管串联于HVCL信号及接地端GND之间,所述多个NMOS管的栅极均连接到所述VCC。
5.根据权利要求2所述的用于直流同步升压的电路,其特征在于,所述计数模块包括第一D触发器、第二D触发器、第三D触发器及时钟产生器:所述第一D触发器的输入D端连接到其输出QN端,其CLK输入端连接到OC,其输出信号Q1连接到所述第二D触发器的CLK输入端;所述第二D触发器的输入D端连接到其输出QN端,其输出信号Q2连接到所述第三D触发器的CLK输入端;所述第三D触发器的输入D端连接到所述升压控制芯片的VCC端,其Q端输出信号为OSP;所述时钟产生器的输出信号RB连接到所述三个D触发器的RB输入端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海裕芯电子科技有限公司,未经上海裕芯电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202023140447.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:定子冲片、步进电机以及自动化设备
- 下一篇:房间隔球囊鞘管