[发明专利]存储装置操作编排在审
申请号: | 202080014407.3 | 申请日: | 2020-01-28 |
公开(公告)号: | CN113454612A | 公开(公告)日: | 2021-09-28 |
发明(设计)人: | R·C·墨菲;G·E·胡申;V·S·拉梅什;A·波特菲尔德;A·科尔日 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G06F13/16 | 分类号: | G06F13/16;G06F3/06;G06F12/0802 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储 装置 操作 编排 | ||
本公开描述了与存储装置操作编排相关的系统、设备和方法。多个计算装置(或“分块”)可以耦合到控制器(例如,“编排控制器”)和接口。所述控制器可以控制所述计算装置的操作。例如,所述控制器可以包含用于进行以下各项的电路:从耦合到所述设备的存储器装置请求数据块;使所述多个计算装置中的至少一个计算装置的处理单元对所述数据块执行操作,其中数据中的至少一些被排序、重新排序、去除或丢弃;以及在所述数据中的一些被排序、重新排序、去除或丢弃之后,使所述数据块传递到耦合到所述多个计算装置的所述接口。
技术领域
本公开总体上涉及半导体存储器和方法,并且更具体地涉及用于存储装置操作编排的设备、系统和方法。
背景技术
存储器装置通常被提供为计算机或其它电子系统中的内部半导体集成电路。存在许多不同类型的存储器,该存储器包含易失性存储器和非易失性存储器。易失性存储器可需要电力以维持其数据(例如,主机数据、错误数据等)并且包含随机存取存储器(RAM)、动态随机存取存储器(DRAM)、静态随机存取存储器(SRAM)、同步动态随机存取存储器(SDRAM)和晶闸管随机存取存储器(TRAM)等等。非易失性存储器可通过在未供电时保留所存储数据而提供持久数据,并且可以包含NAND快闪存储器、NOR快闪存储器及电阻可变存储器(例如相变随机存取存储器(PCRAM)、电阻性随机存取存储器(RRAM))及磁阻性随机存取存储器(MRAM)(例如自旋力矩转移随机存取存储器(STT RAM))等。
存储器装置可以耦合到主机(例如,主机计算装置)以存储数据、命令和/或指令以供主机在计算机或电子系统操作时使用。例如,可以在计算或其它电子系统的操作期间在主机与存储器装置之间传递数据、命令和/或指令。
附图说明
图1是根据本公开的多个实施例的包含具有存储控制器和多个存储器装置的设备的计算系统的形式的功能框图。
图2是根据本公开的多个实施例的包含存储控制器的设备的形式的功能框图。
图3是根据本公开的多个实施例的包含存储控制器的设备的形式的另一个功能框图。
图4A是根据本公开的多个实施例的包含存储控制器的设备的形式的又一功能框图。
图4B是根据本公开的多个实施例的包含存储控制器的设备的形式的又一功能框图。
图4C是根据本公开的多个实施例的包含存储控制器的设备的形式的又一功能框图。
图5是根据本公开的多个实施例的计算分块的形式的框图。
图6是根据本公开的多个实施例的计算分块的形式的另一个框图。
图7是表示根据本公开的多个实施例的用于存储装置操作编排的实例性方法的流程图。
具体实施方式
本公开包含用于存储装置操作编排的设备、系统和方法。实例性设备包含耦合到控制器(例如,和“编排控制器”)和接口的多个计算装置(或“分块”)。该控制器可以包含用于进行以下各项的电路:从耦合到该设备的存储器装置请求数据块;使多个计算装置中的至少一个计算装置的处理单元对数据块执行操作,其中数据中的至少一些被排序、重新排序、去除或丢弃;以及在数据中的一些被排序、重新排序、去除或丢弃之后,使数据块传递到耦合到多个计算装置的接口。
存储器装置可以用于在计算装置中存储重要或关键数据,并且可在与计算装置相关联的主机之间传递此数据。然而,随着由存储器装置存储的数据的大小和数量增加,将数据传递进出主机可变得耗时且是资源密集的。例如,当主机从存储器装置请求大的数据块时,执行该请求所消耗的时间量和/或资源量可与和数据块相关联的数据的大小和/或数量成比例地增加。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202080014407.3/2.html,转载请声明来源钻瓜专利网。
- 上一篇:内燃机
- 下一篇:混合传动模块的链条张紧