[发明专利]实现宽带和高效的5G发射机的带符号的RFDAC架构在审
申请号: | 202080024205.7 | 申请日: | 2020-01-31 |
公开(公告)号: | CN113647023A | 公开(公告)日: | 2021-11-12 |
发明(设计)人: | D·庞顿;M·卡谢尔;A·保萨;E·塔勒尔;F·库特纳;D·格吕贝尔 | 申请(专利权)人: | 英特尔公司 |
主分类号: | H03M1/08 | 分类号: | H03M1/08;H03F3/24;H04L27/00;H03M1/74 |
代理公司: | 北京尚诚知识产权代理有限公司 11322 | 代理人: | 龙淳;岳磊 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 实现 宽带 高效 发射机 符号 rfdac 架构 | ||
1.一种射频数模转换器(RFDAC)电路,包括:
RFDAC阵列电路,包括布置成多个段的单元阵列,每个段包括一组单元,其中,所述多个段中的每个段被配置为处理输入数据信号;并且其中,所述RFDAC阵列电路被配置为:
基于根据本地振荡器(LO)信号,激活所述多个段中的一组段,从而形成一组活跃段,来处理输入数据;以及
当输入数据的符号改变时,停用所述一组活跃段中的部分活跃段,并激活所述RFDAC阵列电路内的符号改变段,以便实现与输入数据关联的符号改变;
其中,所述符号改变段包括所述RFDAC阵列电路的所述多个段内的与所述一组活跃段不同的段。
2.如权利要求1所述的RFDAC电路,还包括LO电路,所述LO电路被配置为:
向所述一组活跃段中的每个段提供LO信号,以便在常规操作期间处理输入数据;以及
当发生输入数据的符号改变时,停用去往所述部分活跃段的LO信号,并向所述符号改变段提供符号改变LO信号以激活所述符号改变段,以便实现与输入数据关联的符号改变,其中,所述符号改变LO信号相对于所述LO信号具有反相的极性,或者所述符号改变LO信号相对于所述LO信号偏移基本上180度。
3.如权利要求2所述的RFDAC电路,还包括输入解码器电路,所述输入解码器电路被配置为:
向所述部分活跃段提供控制数据信号,其中,所述控制数据信号识别在常规操作期间所述部分活跃段内的活跃单元的数量;以及
当发生输入数据的符号改变时,向所述符号改变段提供符号改变控制数据信号,其中,所述符号改变控制数据信号反映在符号改变之后要提供给所述部分活跃段的控制数据信号,并且其中,所述符号改变控制数据信号识别所述符号改变段内的活跃单元的数量。
4.如权利要求1-3中任一项所述的RFDAC电路,其中,所述符号改变段包括所述RFDAC阵列电路内的与所述一组活跃段不同的任何段。
5.如权利要求4所述的RFDAC电路,其中,所述部分活跃段包括一个或多个部分活跃段,并且所述符号改变段包括一个或多个符号改变段。
6.如权利要求1-3中任一项所述的RFDAC电路,其中,所述符号改变段包括专用负段和专用正段中的一个,
其中,所述专用负段包括所述RFDAC阵列电路内的被配置为仅处理负输入数据信号的段,并且其中,当与输入数据关联的符号改变包括正到负转变时,所述专用负段包括所述符号改变段;并且
其中,所述专用正段包括所述RFDAC阵列电路内的被配置为仅处理正输入数据信号的段,并且其中,当与输入数据关联的符号改变包括负到正转变时,所述专用正段包括所述符号改变段。
7.如权利要求1-3中任一项所述的RFDAC电路,其中,所述RFDAC阵列电路被配置为:
在输入数据的符号改变之后的预定义时间间隔期间,停用所述一组活跃段中的所述部分活跃段,并激活所述RFDAC阵列电路内的所述符号改变段。
8.如权利要求7所述的RFDAC电路,其中,所述RFDAC阵列电路还被配置为:
在所述预定义时间间隔之后,停用所述符号改变段。
9.如权利要求7-8中任一项所述的RFDAC电路,其中,所述预定义时间间隔包括符号改变之后的半个LO周期。
10.如权利要求1-3中任一项所述的RFDAC电路,其中,所述RFDAC阵列电路的每个单元包括左半部电路和右半部电路,其中,所述左半部电路和所述右半部电路用LO信号或偏移了180度的LO信号的两个相反的相位来驱动。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202080024205.7/1.html,转载请声明来源钻瓜专利网。