[发明专利]存储器装置接口及方法在审
申请号: | 202080030315.4 | 申请日: | 2020-02-21 |
公开(公告)号: | CN113767435A | 公开(公告)日: | 2021-12-07 |
发明(设计)人: | B·基思;O·费伊;C·H·育;R·E·格雷夫;M·B·莱斯利 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C5/06 | 分类号: | G11C5/06;G11C5/04;G11C5/02;H01L23/498;H01L23/00 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 装置 接口 方法 | ||
1.一种存储器系统,其包括:
存储器阵列,其包括至少一个存储器裸片;
缓冲器,其经耦合到所述至少一个存储器裸片,
所述缓冲器经配置以将可以第一数据速率操作的第一接口的数据引脚重新分配到多个存储器接口,所述存储器接口可以比所述第一数据速率慢的第二数据速率操作,
所述缓冲器进一步经配置以将所述第一接口的所述数据引脚的群组重新分配到所述存储器阵列的至少八个区。
2.根据权利要求1所述的存储器系统,其中所述缓冲器进一步经配置以将所述第一接口的每一数据引脚重新分配到所述多个存储器接口的至少两个数据引脚。
3.根据权利要求1所述的存储器系统,其中所述缓冲器经配置以将所述第一接口的所述数据引脚的群组重新分配到所述存储器阵列的至少九个区。
4.根据权利要求1所述的存储器系统,其中所述缓冲器经配置以将所述第一接口的所述数据引脚的群组重新分配到所述存储器阵列的至少十个区。
5.根据权利要求1所述的存储器系统,其中所述缓冲器进一步经配置以将所述第一接口的控制/地址引脚重新分配到多个存储器接口。
6.根据权利要求1所述的存储器系统,其中所述第一接口的所述多个数据引脚包括经耦合以携载数据的多个数据引脚、经耦合以携载ECC位的多个数据引脚及经耦合以携载奇偶校验位的多个数据引脚。
7.根据权利要求1所述的存储器系统,其中所述第一接口的所述多个数据引脚包括至少36个数据引脚。
8.根据权利要求7所述的存储器系统,其中所述第一接口的所述多个数据引脚包括至少40个数据引脚。
9.根据权利要求3所述的存储器系统,其中所述存储器阵列的每一区是所述存储器阵列的逻辑区,且其中每一区包括所述存储器阵列的多个物理阵列垫。
10.根据权利要求1所述的存储器系统,其中所述存储器阵列包括多个DRAM存储器裸片。
11.根据权利要求1所述的存储器系统,其中所述缓冲器包括可操作以重新分配所述第一接口的所述引脚的控制器及切换逻辑。
12.根据权利要求11所述的存储器系统,其中所述缓冲器进一步包括行地址选择(RAS)逻辑。
13.根据权利要求11所述的存储器系统,其中所述缓冲器进一步包括内置自测(BIST)引擎。
14.根据权利要求1所述的存储器系统,其中所述存储器阵列包括多个存储器装置的堆叠。
15.一种操作存储器系统的方法,其包括:
在缓冲器结构的第一接口处以第一数据速率接收数据及控制/地址信号;
将所述第一接口的数据引脚映射到多个存储器子通道接口,所述存储器子通道接口可以比所述第一数据速率慢的第二数据速率操作;及
将信号从每一子通道接口传达到存储器阵列的多个区中的相应区。
16.根据权利要求15所述的方法,其中所述多个区包含所述存储器阵列的至少8个区。
17.根据权利要求15所述的方法,其中所述存储器阵列的所述多个区中的每一区包括所述存储器阵列的多个存储器裸片的部分。
18.根据权利要求15所述的方法,其中将所述第一接口的数据引脚映射到多个存储器子通道接口包括将所述第一接口的每一数据引脚映射到存储器子通道接口的至少两个数据引脚。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202080030315.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于光伏直流(DC)总线控制系统和方法
- 下一篇:微带天线、信息设备