[发明专利]电路原理图的检查方法、装置、设备及存储介质在审
申请号: | 202110062946.0 | 申请日: | 2021-01-18 |
公开(公告)号: | CN112765930A | 公开(公告)日: | 2021-05-07 |
发明(设计)人: | 殷梁;黄学彬 | 申请(专利权)人: | 广州市奥威亚电子科技有限公司 |
主分类号: | G06F30/398 | 分类号: | G06F30/398 |
代理公司: | 北京君以信知识产权代理有限公司 11789 | 代理人: | 陈海燕 |
地址: | 510700 广东省广州市黄*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 电路 原理图 检查 方法 装置 设备 存储 介质 | ||
本发明公开了一种电路原理图的检查方法、装置、设备及存储介质。其中,该方法包括以下步骤:获取作为待测对象的电路原理图;检测所述电路原理图,计算所述电路原理图中至少两条线路之间不连接且不相交部分的距离;在所述距离小于预设距离阈值时,生成用于表征线路风险的提醒信息,并将所述提醒信息作用于所述待测对象。本发明通过对原理图中的线路进行排查,计算原理图中线路的距离以判断非连接的线路之间的靠近程度,当两条线路非常靠近,距离小于预设阈值时,认为两条线路之间可能存在潜在的虚连接。当有潜在的虚连接电路时,发出提醒信息,提醒工程师进行二次判断和后续的处理,从而很好地避免了由于电路图上的虚连接而造成的连接错误。
技术领域
本发明涉及电路的电脑辅助设计的技术领域,更具体地,涉及一种电路原理图的检查方法、装置、设备及存储介质。
背景技术
EDA是电子设计自动化(Electronic Design Automation)的缩写,利用EDA工具,电子工程师可以从概念、算法、协议等开始设计电子系统,大量工作可以通过计算机完成,并可以将电子产品从电路设计、性能分析到设计出IC版图或PCB版图的整个过程的计算机上自动处理完成。
通常,项目中的电路是由多位电子工程师协同设计的,每位工程师设计自己相应部分的电路图,然后把多个电路图合并起来,形成项目的最终电路图。然而,如图1所示,在实际操作中,在电路图合并时,会出现如图1中虚线圈A中的情况。当原理图没有被足够放大时,仅通过肉眼查看,接线似乎是连接上的,实际上,如虚线圈A’所示,两条接线是断开的、虚连接的、没有连接上的,造成最终生成的原理图并不是工程师本身设计的原理图。一个项目中,这样的接口连线有很多,如果每个接口都靠肉眼去检查,非常费事费力,且也难以保证万无一失。因此,急需一种能够快捷准确地检查出上述错误并提示的方法。
发明内容
本发明为克服上述现有技术所述的至少一种缺陷,提供一种电路原理图的检查方法、装置、设备及存储介质。本发明采用的技术方案如下。
第一方面,本发明提供一种电路原理图的检查方法,包括步骤:
获取作为待测对象的电路原理图;
检测所述电路原理图,计算所述电路原理图中至少两条线路之间不连接且不相交部分的距离;
在所述距离小于预设距离阈值时,生成用于表征线路风险的提醒信息,并将所述提醒信息作用于所述待测对象。
在一种实施方式中,所述至少两条线路包括:第一线路和第二线路;
所述两条线路之间的距离是第一线路和第二线路之间的距离。
在一种实施方式中,所述至少两条线路包括:第三线路和第四线路;
所述第三线路包括没有连接电路元件的第一端点;
所述两条线路之间的距离是所述第一端点到所述第四线路的距离。
在一种实施方式中,所述至少两条线路包括:第五线路和第六线路;
所述第五线路包括转角顶点;
所述第六线路包括没有连接电路元件的第二端点;
所述两条线路之间的距离是所述转角顶点和所述第二端点之间的距离。
在一种实施方式中,所述至少两条线路包括:第七线路和第八线路;
所述第七线路包括没有连接电路元件的第三端点;
所述第八线路包括没有连接电路元件的第四端点;
所述两条线路之间的距离是所述第三端点和所述第四端点之间的距离。
在一种实施方式中,所述电路原理图包括格栅,所述预设距离阈值为一个格栅间距。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广州市奥威亚电子科技有限公司,未经广州市奥威亚电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110062946.0/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种卧室智能睡眠监测系统
- 下一篇:一种双轴注胶的驱动结构