[发明专利]用于并行数字均衡器的眼图监测器有效
申请号: | 202110097769.X | 申请日: | 2021-01-25 |
公开(公告)号: | CN113472708B | 公开(公告)日: | 2023-08-22 |
发明(设计)人: | 孙俊清;钱浩立 | 申请(专利权)人: | 默升科技集团有限公司 |
主分类号: | H04L25/03 | 分类号: | H04L25/03 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 黄嵩泉;张鑫 |
地址: | 开曼群岛*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 并行 数字 均衡器 监测器 | ||
1.一种集成接收器电路,包括:
模数转换器的集合,所述模数转换器的集合响应于交错时钟信号而对接收信号进行采样,以提供并行的经采样的接收信号的集合;
均衡器,所述均衡器将所述并行的经采样的接收信号的集合转换为并行的经均衡的信号的集合;
一个或多个量化器,所述一个或多个量化器从所述并行的经均衡的信号的集合中导出码元判决;
数字定时电路,所述数字定时电路基于所述并行的经均衡的信号的集合来生成所述交错时钟信号;
时钟偏斜调整电路,所述时钟偏斜调整电路提供所述交错时钟信号中的至少一个交错时钟信号相对于所述交错时钟信号中的至少一个其他交错时钟信号的可控偏斜;
监测电路,所述监测电路提供所述码元判决的可靠性指示符;以及
控制器,所述控制器确定所述可靠性指示符对所述可控偏斜的依赖性。
2.如权利要求1所述的集成接收器电路,其特征在于,所述可靠性指示符是信号裕度测量。
3.如权利要求1所述的集成接收器电路,其特征在于,所述可靠性指示符是比特差错率。
4.如权利要求1所述的集成接收器电路,其特征在于,所述控制器设置所述可控偏斜以优化所述可靠性指示符。
5.如权利要求4所述的集成接收器电路,其特征在于,所述时钟偏斜调整电路提供所述交错时钟信号中的每一个交错时钟信号相对于所述交错时钟信号中的至少一个其他交错时钟信号的可控偏斜,并且其中所述控制器设置所述交错时钟信号中的每一个交错时钟信号的所述可控偏斜以优化所述可靠性指示符。
6.如权利要求1所述的集成接收器电路,其特征在于,所述控制器系统地设置所述可控偏斜以跨判决眼图的整个宽度映射所述可靠性指示符。
7.如权利要求1所述的集成接收器电路,其特征在于,作为生成所述交错时钟信号的一部分,所述数字定时电路通过迭代校正所估计的定时误差,将所述交错时钟信号中的转变与所述接收信号中的最佳采样时刻对齐,所述定时误差是通过将所述并行的经均衡的信号的集合与所述码元判决相结合来估计的。
8.如权利要求7所述的集成接收器电路,其特征在于,作为所述迭代校正的一部分,所述数字定时电路排除由所述可控偏斜支配的那些所估计的定时误差。
9.如权利要求1所述的集成接收器电路,其特征在于,所述时钟偏斜调整电路控制用于所述交错时钟信号中的所述至少一个交错时钟信号的可编程延迟线。
10.如权利要求1所述的集成接收器电路,其特征在于,所述时钟偏斜调整电路控制相位插值器的至少一个相位偏移,所述至少一个相位偏移控制所述交错时钟信号中的所述至少一个交错时钟信号的相位。
11.一种制造集成接收器电路的方法,所述方法包括对集成电路衬底进行图案化,以提供以下各项:
模数转换器的集合,所述模数转换器的集合响应于交错时钟信号而对接收信号进行采样,以提供并行的经采样的接收信号的集合;
均衡器,所述均衡器将所述并行的经采样的接收信号的集合转换为并行的经均衡的信号的集合;
一个或多个量化器,所述一个或多个量化器从所述并行的经均衡的信号的集合中导出码元判决;
数字定时电路,所述数字定时电路基于所述并行的经均衡的信号的集合来生成所述交错时钟信号;
时钟偏斜调整电路,所述时钟偏斜调整电路提供所述交错时钟信号中的至少一个交错时钟信号相对于所述交错时钟信号中的至少一个其他交错时钟信号的可控偏斜;
监测电路,所述监测电路提供所述码元判决的可靠性指示符;以及
控制器,所述控制器确定所述可靠性指示符对所述可控偏斜的依赖性。
12.如权利要求11所述的方法,进一步包括:配置所述控制器以设置所述可控偏斜以优化所述可靠性指示符。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于默升科技集团有限公司,未经默升科技集团有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110097769.X/1.html,转载请声明来源钻瓜专利网。