[发明专利]存储器决策反馈均衡器在审
申请号: | 202110100417.5 | 申请日: | 2018-06-27 |
公开(公告)号: | CN112863562A | 公开(公告)日: | 2021-05-28 |
发明(设计)人: | J·E·泰勒;R·斯里拉曼尼 | 申请(专利权)人: | 美光科技公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10;G11C8/12;H04L25/03;H04L25/06 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 王龙 |
地址: | 美国爱*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 决策 反馈 均衡器 | ||
本公开涉及一种存储器决策反馈均衡器。一种装置(10)包含经配置成接收输入信号的解码器(204、365)。所述解码器(204、365)经配置成还基于所述输入信号输出控制信号。所述装置(10)进一步包含均衡器(202、292、356、358、434、436、448、450),其经配置成作为数据流的一部分接收失真位,接收所述控制信号,基于所述控制信号选择失真校正因子,将所述失真校正因子应用于所述失真位以抵消所述数据流中对失真输入数据的符号间干扰,以产生所述失真位的经修改值,且基于所述失真位的所述经修改值来产生经校正位。
本申请是申请日为2018年6月27日、申请号为“201880044029.6”、发明名称为“存储器决策反馈均衡器”的发明专利申请的分案申请。
技术领域
本发明的实施例大体上涉及半导体存储器装置的领域。更具体地,本发明的实施例涉及使用半导体存储器装置的决策反馈均衡器(DFE)电路来校正所传输信号的失真。
背景技术
存储器装置的操作速率,包含存储器装置的数据速率,已经随着时间而增加。作为存储器装置的速度增加的副作用,由于失真所致的数据错误可能增加。举例来说,可能出现所传输数据之间的符号间干扰,因此先前接收到的数据影响当前所接收数据(例如,先前接收到的数据影响且干扰随后所接收的数据)。校正此干扰的一个方式是通过使用决策反馈均衡器(DFE)电路,其可经编程以抵消(即,撤销、减轻或抵消)通道对所传输数据的影响。
另外,校正所传输的信号的失真仍旧很重要。然而,常规失真校正技术可能不会充分地校正信号的失真。由常规失真校正技术的缓慢过程产生的误差对最终数据造成额外失真,由此降低在存储器装置内传输的数据的可靠性。
发明内容
根据本发明的一实施例,一种装置包括多个开关的子集,其经配置以发送校正参考电压,所述校正参考电压产生自响应于激活所述多个开关的所述子集的多个控制信号而发送的多个校正电压的组合;以及锁存器,其经配置以:从所述多个开关的所述子集中接收所述校正参考电压,并从数据通道接收失真位;以及至少部分地通过将所述失真位与所述校正参考电压进行比较来产生校正位。
根据本发明的另一实施例,一种方法包括揭示一种决策反馈均衡方法来执行失真校正技术。所述方法包括:接收失真位;接收先前传输的位;响应于接收到所述先前传输的位,选择失真校正因子;以及将所述失真校正因子应用于所述失真位以生成校正位。
根据本发明的又一实施例,一种装置包括多个开关,其经配置以发送校正参考电压;以及锁存器,其耦合到所述多个开关和数据通道,其中,所述锁存器从所述多个开关接收所述校正参考电压,且其中所述锁存器从所述数据通道接收位,并使用所述校正参考电压来确定所述位的值。
附图说明
在阅读以下详细描述并且参考附图之后可以更好地理解本发明的各个方面,在附图中:
图1是说明根据本发明的实施例的存储器装置的某些特征的简化框图;
图2说明根据本发明的实施例的说明图1的I/O接口的数据收发器的框图;
图3说明根据本发明的实施例的图2的数据收发器的实施例的框图;
图4说明根据本发明的实施例的图2的数据收发器的第二实施例的框图;
图5说明根据本发明的实施例的失真校正电路的框图;
图6说明根据本发明的实施例的决策反馈均衡器(DFE)的一部分的电路图;
图7说明根据本发明的实施例的失真校正电路的第二实施例;
图8说明根据本发明的实施例的图7的DFE的一部分的电路图;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美光科技公司,未经美光科技公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110100417.5/2.html,转载请声明来源钻瓜专利网。