[发明专利]信号输出电路和显示装置驱动器有效
申请号: | 202110157758.6 | 申请日: | 2021-02-04 |
公开(公告)号: | CN113257190B | 公开(公告)日: | 2023-06-09 |
发明(设计)人: | 山野要 | 申请(专利权)人: | 深圳通锐微电子技术有限公司 |
主分类号: | G09G3/3225 | 分类号: | G09G3/3225;H03K19/0175 |
代理公司: | 北京市隆安律师事务所 11323 | 代理人: | 权鲜枝;张艳凤 |
地址: | 518128 广东省深圳市福田区华*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信号 输出 电路 显示装置 驱动器 | ||
一种信号输出电路(1),具备用于输出信号的输出缓冲电路(5),输出缓冲电路(5)包含:N型晶体管(N1),其用于输出高电平的信号;以及N型晶体管(N0),其用于输出低电平的信号。
技术领域
本发明涉及将逻辑信号向输入输出信号进行电平移位并输出的信号输出电路和使用其的显示装置驱动器,特别是涉及需要多电源的显示装置驱动器所使用的信号输出电路。
背景技术
进行运算、存储的半导体元件由于低消耗电力化、高速动作而其动作电压下降。然而,显示元件一般为高电压的驱动。
在对显示元件进行驱动的显示驱动器IC的情况下,除了逻辑信号用的控制电源(例如+1.1V)以外,还需要灰度级电压用电源(例如+8V)、面板内晶体管驱动用电源(例如+20V、-10V)。而且,还需要用于与显示装置的其它逻辑设备连接的输入输出系电源(例如1.8V)。
然而,在面向一般的显示驱动器IC的工艺中,虽然准备适合于灰度级电压用电源(例如+8V)、面板内晶体管驱动用电源(例如+20V、-10V)的晶体管但未准备对于输入输出系电源最佳的耐压的晶体管的情况较多,而不得不使用适合于灰度级电压用电源(例如+8V)的晶体管来设计输入输出电路。因此,高速驱动输出缓冲电路是非常困难的。
已知一种信号输出电路,为了使用适合于灰度级电压用电源(例如+8V)的晶体管来高速驱动输出缓冲电路,而具备包括用于进行信号输出的P(Positive charge,正电荷)型晶体管和N(Negative charge,负电荷)型晶体管的输出缓冲电路,使P型晶体管导通的栅极信号电平是比输出缓冲电路的负侧电源电位低的电位,使上述N型晶体管导通的栅极信号电平是比输出缓冲电路的正侧电源电位高的电位(特开2019-101067号公报(2019年6月24日公开))。
并且,已知一种信号输出电路,具备包括用于进行信号输出的P型晶体管和N型晶体管的输出缓冲电路,并包含当P型晶体管通过上拉控制信号导通时使上拉节点的电压变化为负电压的负电压产生电路(特开2016-116157号公报(2016年6月23日公开))。
发明内容
设置于输出缓冲电路的P型晶体管和N型晶体管一般由适合于灰度级电压用电源(例如+8V)的工艺生成,但是由于实际上通过输入输出系电源(例如1.8V)进行动作,因此存在高速驱动非常困难的问题。
专利文献1的信号输出电路虽然解决了该问题而能进行高速驱动,但是需要生成负电压,因此会产生需要追加用于生成该负电压的构成和控制的问题。
在专利文献2的信号输出电路中,说明了在构成输出缓冲电路的最终一级P型晶体管导通时使用电容元件和延迟元件将其栅极设为负电压来高速驱动输出缓冲电路的技术。该信号输出电路有不需要准备负电压的优点。
另一方面,有时逻辑信号用的控制电源电压例如为+1.1V,输出缓冲电路的输入输出系电源电压为+1.8V,构成该输出缓冲电路的晶体管由灰度级电压用电源(+8V)的工艺生成。在该情况下,存在难以充分提高高速驱动输出缓冲电路的效果的问题。
本发明的一方案的目的在于,实现如下信号输出电路和显示装置驱动器:能够以不需要追加为了专用于输出缓冲电路进行了最佳化的工艺的简单构成,通过显示驱动器所使用的工艺充分提升驱动能力。
为了解决上述问题,本发明的一方案的信号输出电路的特征在于,具备用于输出信号的输出缓冲电路,上述输出缓冲电路包含:第一N型晶体管,其用于输出高电平的信号;以及第二N型晶体管,其用于输出低电平的信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳通锐微电子技术有限公司,未经深圳通锐微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110157758.6/2.html,转载请声明来源钻瓜专利网。