[发明专利]校准电路和该校准电路的操作方法有效
申请号: | 202110188639.7 | 申请日: | 2021-02-19 |
公开(公告)号: | CN113741602B | 公开(公告)日: | 2022-11-08 |
发明(设计)人: | 黄珍夏;孙琯琇;安根善;郑尧韩;崔恩志 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G05F1/56 | 分类号: | G05F1/56 |
代理公司: | 北京三友知识产权代理有限公司 11127 | 代理人: | 刘久亮;黄纶伟 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 校准 电路 操作方法 | ||
提供一种校准电路和该校准电路的操作方法。一种校准电路包括第一电阻码输出电路和第二电阻码输出电路。第一电阻码输出电路通过输入/输出焊盘联接到外部电阻器,基于第一电阻值执行第一校准操作以使得施加到与输入/输出焊盘联接的第一参考节点的目标电压具有设置的电压电平,并且输出第一电阻码作为通过执行第一校准操作而获得的结果。第二电阻码输出电路接收目标电压,基于第一电阻码设置内部电阻值,基于与第一电阻值不同的第二电阻值执行第二校准操作,并且输出第二电阻码作为通过执行第二校准操作而获得的结果。第一电阻值是第一电阻器的电阻值。
技术领域
本公开总体上涉及一种电子装置,更具体地,涉及一种校准电路和该校准电路的操作方法
背景技术
存储装置是在诸如计算机或智能电话的主机装置的控制下存储数据的装置。存储装置可以包括用于存储数据的存储器装置和用于控制存储器装置的存储器控制器。存储器装置分为易失性存储器装置和非易失性存储器装置。
易失性存储器装置是仅在供电时存储数据的存储器装置,并且在供电中断时存储的数据丢失。易失性存储器装置可以包括静态随机存取存储器(SRAM)和动态随机存取存储器(DRAM)等。
非易失性存储器装置是即使在供电中断时数据也不会丢失的存储器装置。非易失性存储器装置可以包括只读存储器(ROM)、可编程ROM(PROM)、电可编程ROM(EEROM)、电可擦除ROM(EEROM)和闪存存储器等。
发明内容
根据本公开的一个方面,可以提供一种校准电路,其可以包括:通过输入输出(输入/输出)焊盘联接到第一电阻器的第一电阻码输出电路,以及第二电阻码输出电路。第一电阻码输出电路可以基于第一电阻值执行第一校准操作以使得施加到联接到输入/输出焊盘的第一参考节点的目标电压具有设置的电压电平,并且输出第一电阻码作为通过执行第一校准操作而获得的结果。第二电阻码输出电路可以接收目标电压,基于第一电阻码设置内部电阻值,基于不同于第一电阻值的第二电阻值执行第二校准操作,并且输出第二电阻码作为通过执行第二校准操作而获得的结果。第一电阻值是第一电阻器的电阻值。
根据本公开的另一方面,可以提供一种操作通过输入输出(输入/输出)焊盘联接到第一电阻器的校准电路的方法,该方法可以包括以下步骤:基于第一电阻值执行第一校准操作,以使得施加到与输入/输出焊盘联接的第一参考节点的目标电压具有设置的电压电平;输出第一电阻码作为通过执行第一校准操作而获得的结果;基于目标电压、不同于第一电阻值的第二电阻值和第一电阻码执行第二校准操作;以及输出第二电阻码作为通过执行第二校准操作而获得的结果。第一电阻值是第一电阻器的电阻值。
附图说明
现在将在下文中参照附图描述实施方式的示例;然而,它们可以以不同的形式实施,并且不应被解释为限于本文阐述的实施方式。
在附图中,为了图示清楚,可能放大尺寸。应当理解,当一个元件被称为在两个元件“之间”时,它可以是该两个元件之间的唯一元件,或者也可以存在一个或更多个中间元件。相同的附图标记始终表示相同的元件。
图1是示出根据本公开的一个实施方式的存储装置的图。
图2是示出图1所示的存储器装置的结构的示意图。
图3是示出图2所示的数据输入/输出电路的另一实施方式的示意图。
图4是示出联接到数据输入输出(DQ)焊盘的电阻器的图。
图5是示出根据本公开的一个实施方式的上拉电阻器的图。
图6是示出根据本公开的一个实施方式的下拉电阻器的图。
图7是示出图3所示的校准电路的图。
图8是示出图7所示的校准电路的配置和操作的图。
图9是示出图8所示的校准电路的配置和操作的图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110188639.7/2.html,转载请声明来源钻瓜专利网。