[发明专利]考虑被不利影响的约束的工程变更命令在审
申请号: | 202110190149.0 | 申请日: | 2021-02-18 |
公开(公告)号: | CN113343613A | 公开(公告)日: | 2021-09-03 |
发明(设计)人: | 李慧歅;白承勋 | 申请(专利权)人: | 美商新思科技有限公司 |
主分类号: | G06F30/32 | 分类号: | G06F30/32 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;李兴斌 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 考虑 不利 影响 约束 工程 变更 命令 | ||
1.一种方法,包括:
访问工程变更命令(ECO),以修复对集成电路的目标网表上的目标约束的违反;
标识所述集成电路的相关网表上的约束,其中所述约束被修复对所述目标约束的所述违反不利影响;以及
并发地,由处理器修改所述目标网表以修复对所述目标约束的所述违反,和修改所述相关网表以防止对被不利影响的约束的违反。
2.根据权利要求1所述的方法,其中所述目标网表是时序路径,并且所述目标约束是所述时序路径上的时序约束。
3.根据权利要求2所述的方法,其中所述相关网表是与所述目标网表重叠的时序路径,并且所述被不利影响的约束是所述时序路径上的时序约束。
4.根据权利要求3所述的方法,其中所述目标网表和所述相关网表共享相同的起点或相同的终点。
5.根据权利要求3所述的方法,其中所述目标约束选自约束集合,所述约束集合由时序保持约束、时序建立约束、最大电容约束、最大转换时间约束、最大扇出约束和噪声约束构成;并且所述被不利影响的约束是选自相同约束集合的不同约束。
6.根据权利要求3所述的方法,其中所述目标约束和所述被不利影响的约束中的一个是时序保持约束,并且另一个是时序建立约束。
7.根据权利要求3所述的方法,其中修改所述相关网表包括修改所述相关网表的不与所述目标网表重叠的部分。
8.根据权利要求3所述的方法,其中所述目标约束是时序保持约束或时序建立约束中的第一约束,第二约束是时序保持约束或时序建立约束中的另一个,并且所述方法还包括:
标识所述集成电路的两个或更多相关网表的集合,其中修复对所述目标网表上的所述第一约束的所述违反将导致对所述相关网表上的所述第二约束的违反;以及
并发地,由所述处理器修改所述目标网表以修复对所述第一约束的所述违反,和修改所述相关网表的集合以防止对所述第二约束的违反。
9.根据权利要求1所述的方法,其中标识所述相关网表上的所述约束包括:
基于所述集成电路中的所述网表的图形表示,标识与所述目标网表重叠的网表;以及
标识为其修复对所述目标约束的所述违反,将导致对所述重叠网表上的约束的违反的那些重叠网表。
10.根据权利要求1所述的方法,其中所述目标约束和所述被不利影响的约束中的一个是时序约束,并且另一个不是时序约束。
11.根据权利要求10所述的方法,其中所述另一个是功率约束。
12.一种系统,包括:
存储指令的存储器;集成电路的设计;以及工程变更命令(ECO),以修复对所述集成电路的目标网表上的目标约束的违反;以及
处理器,与所述存储器耦合并且执行所述指令,所述指令在被执行时使所述处理器:
访问所述ECO;
标识所述集成电路的多个相关网表,其中所述相关网表上的约束被修复对所述目标约束的所述违反不利影响;
在所述多个相关网表中标识一集合,相关网表的所述集合上的约束被预测为,要被修复对所述目标约束的所述违反而违反;以及
并发地,由所述处理器修改所述目标网表以修复对所述目标约束的所述违反,和修改相关网表的所述集合以防止对预测要被违反的约束的违反。
13.根据权利要求12所述的系统,其中所述目标网表是时序路径,所述相关网表是与所述目标网表重叠的时序路径,并且所述目标约束和所述预测要被违反的约束是时序约束。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美商新思科技有限公司,未经美商新思科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110190149.0/1.html,转载请声明来源钻瓜专利网。