[发明专利]一种适用于高分辨率显示屏的GIP电路及其控制方法在审
申请号: | 202110210957.9 | 申请日: | 2021-02-25 |
公开(公告)号: | CN112885282A | 公开(公告)日: | 2021-06-01 |
发明(设计)人: | 谢建峰 | 申请(专利权)人: | 福建华佳彩有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 福州市博深专利事务所(普通合伙) 35214 | 代理人: | 董晗 |
地址: | 351100 福*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 适用于 高分辨率 显示屏 gip 电路 及其 控制 方法 | ||
1.一种适用于高分辨率显示屏的GIP电路,其特征在于,包括晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8、晶体管T9和电容C1,所述晶体管T1的栅极与晶体管T2的栅极电连接且晶体管T1的栅极和晶体管T2的栅极均接第一栅极走线,所述晶体管T1的源极分别与晶体管T6的栅极、晶体管T7的漏极、晶体管T4的源极、晶体管T5的栅极和电容C1的一端电连接,所述晶体管T2的漏极与晶体管T3的漏极电连接,所述晶体管T2的源极分别与晶体管T3的源极晶体管T6的漏极、晶体管T7的栅极、晶体管T8的源极和晶体管T9的栅极电连接,所述晶体管T5的源极分别与电容C1的另一端和晶体管T9的漏极电连接且晶体管T5的源极、电容C1的另一端和晶体管T9的漏极均接第二栅极走线,所述晶体管T3的栅极与晶体管T4的栅极电连接且晶体管T3的栅极和晶体管T4的栅极均接第三栅极走线,所述晶体管T6的源极分别与晶体管T7的源极和晶体管T9的源极电连接,所述晶体管T8的栅极与晶体管T8的漏极电连接。
2.根据权利要求1所述的适用于高分辨率显示屏的GIP电路,其特征在于,所述晶体管T8的栅极、晶体管T8的漏极和晶体管T5的漏极均接时钟信号。
3.根据权利要求1所述的适用于高分辨率显示屏的GIP电路,其特征在于,所述晶体管T2的漏极、晶体管T3的漏极、晶体管T6的源极、晶体管T7的源极和晶体管T9的源极均接电源的负极。
4.根据权利要求1所述的适用于高分辨率显示屏的GIP电路,其特征在于,所述晶体管T1、晶体管T2、晶体管T3、晶体管T4、晶体管T5、晶体管T6、晶体管T7、晶体管T8和晶体管T9均为N沟道MOS管。
5.一种权利要求1所述的适用于高分辨率显示屏的GIP电路的控制方法,其特征在于,包括以下步骤:
S1、在第一时刻,控制晶体管T1的栅极和晶体管T2的栅极均输入高电平;
S2、在第二时刻,控制晶体管T8的栅极、晶体管T8的漏极和晶体管T5的漏极均由低电平切换至高电平;
S3、在第三时刻,控制晶体管T8的栅极、晶体管T8的漏极和晶体管T5的漏极均由高电平切换至低电平;
S4、在第四时刻,控制晶体管T3的栅极和晶体管T4的栅极均输入高电平;
S5、在第五时刻,控制晶体管T8的栅极、晶体管T8的漏极和晶体管T5的漏极均输入高电平。
6.根据权利要求5所述的适用于高分辨率显示屏的GIP电路的控制方法,其特征在于,步骤S2还包括以下步骤:
所述晶体管T5的源极、电容C1的另一端和晶体管T9的漏极均输出高电平。
7.根据权利要求5所述的适用于高分辨率显示屏的GIP电路的控制方法,其特征在于,步骤S3还包括以下步骤:
所述晶体管T5的源极、电容C1的另一端和晶体管T9的漏极均输出低电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建华佳彩有限公司,未经福建华佳彩有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110210957.9/1.html,转载请声明来源钻瓜专利网。