[发明专利]一种OLED屏幕驱动芯片的超高速接口及驱动芯片架构有效
申请号: | 202110222633.7 | 申请日: | 2021-03-01 |
公开(公告)号: | CN112559413B | 公开(公告)日: | 2021-05-11 |
发明(设计)人: | 廖炳隆;薛佳伟;袁野 | 申请(专利权)人: | 南京初芯集成电路有限公司 |
主分类号: | G06F13/38 | 分类号: | G06F13/38;G06F13/42 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 210043 江苏省南京市江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 oled 屏幕 驱动 芯片 超高速 接口 架构 | ||
1.一种OLED屏幕驱动芯片的超高速接口,其特征在于,所述超高速接口包括高速接口(101),输入输出单元(102),多路复用器(103),链接器(104)以及锁相环回路(201),超高速接口的外部包括有时钟发生器(105)以及复位发生器(106);
所述高速接口(101)创建第一时钟信号,所述第一时钟信号经过类比转换生成时序信号及复位信号,所述时序信号、复位信号输入所述多路复用器(103);
所述链接器(104)接收顶层控制接口指令,转发二分时钟分频器信号至多路复用器(103);
锁相环回路(201),字节的时钟时序信号传入锁相环回路(201)触发低功率指令模式,至少一字节资料和低压时钟时序、低压数据、复位控制信号、掉电信号进入所述锁相环回路(201),按正常时序或者1/2时序转化为数位控制进入驱动模组;
所述超高速接口时钟发生器(105)创建第二时钟信号经过输入输出单元(102)处理生成多路复用器(103)的外部时序输入。
2.根据权利要求1所述的OLED屏幕驱动芯片的超高速接口,其特征在于,所述时序信号、复位信号输入所述多路复用器(103),产生外部复位信号、物理层复位信号、系统复位信号、物理层测试复位信号、存储时钟信号、系统时钟信号、物理层测试时钟信号、射频时钟信号、射频链接信号、射频复位信号,所述时序信号、复位信号分别为物理层时序信号和物理层复位信号。
3.根据权利要求2所述的OLED屏幕驱动芯片的超高速接口,其特征在于,所述超高速接口将所述第一时钟信号与所述第二时钟信号整合,经过系统时钟信号处理,经由数字逻辑模块分为1/2时钟信号,与系统时钟信号一起被存储,控制数据进入到静态存储编译器。
4.根据权利要求1所述的OLED屏幕驱动芯片的超高速接口,其特征在于,所述超高速接口通过指令传递控制网络的通信方向链接,包括用于快速数据业务的高速指令模式和用于高速数据业务的低功率指令模式。
5.一种应用权利要求1-4之一所述超高速接口的驱动芯片架构,其特征在于,
所述驱动芯片架构包括驱动模块和存储模块;
所述驱动模块包括驱动模组、数位控制器、超高速接口,所述存储模块包括存储模组、数位控制器、超高速接口;
所存储数据信息通过数位控制器经过超高速接口发送N组数位数据和M组时序数据至驱动模块,所述驱动模块的超高速接口接收信号,经过数位控制器后将信号传输到驱动运算;所述驱动模块的数据信息经过数位控制器后同样经过超高速接口发送N组数位数据和M组时序数据致存储模块,所述存储模块的超高速接口接收信号后,经过数位控制器将相关数据进行存储。
6.根据权利要求5所述的驱动芯片架构,其特征在于,所述N为4的倍数,M为自然数,M:N为1:4。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京初芯集成电路有限公司,未经南京初芯集成电路有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110222633.7/1.html,转载请声明来源钻瓜专利网。