[发明专利]半导体装置在审
申请号: | 202110271063.0 | 申请日: | 2021-03-12 |
公开(公告)号: | CN113391245A | 公开(公告)日: | 2021-09-14 |
发明(设计)人: | 挽地友生 | 申请(专利权)人: | 艾普凌科有限公司 |
主分类号: | G01R33/00 | 分类号: | G01R33/00;G01R33/07 |
代理公司: | 中国专利代理(香港)有限公司 72001 | 代理人: | 何欣亭;李啸 |
地址: | 日本*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 装置 | ||
1.一种半导体装置,其特征在于,是具备设于半导体基板的磁开关的半导体装置,
所述磁开关具备:
霍尔元件,其包括配置于第一直线上的第一电极和第二电极以及配置于与所述第一直线正交的第二直线上的第三电极和第四电极;
第一开关电路,其具有多个开关,以能够将所述霍尔元件的驱动电流的方向自从所述第一电极朝向所述第二电极的第一方向、从所述第二电极朝向所述第一电极的第二方向、从所述第三电极朝向所述第四电极的第三方向和从所述第四电极朝向所述第三电极的第四方向的四个方向选择一个方向的方式构成;
比较电路,其交替地进行对从所述霍尔元件传输的信号进行采样的第一动作和输出结果信号的第二动作,该结果信号是基于对基准值和从所述霍尔元件传输的信号与通过所述第一动作而采样的信号的差分信号的值进行比较的结果的结果信号;
锁存电路,其保持从所述比较电路输出的所述结果信号,将所保持的信号作为锁存输出信号而输出;以及
控制电路,其以能够基于所述锁存输出信号而选择第一模式和第二模式中的一个模式的方式构成,所述第一模式以在进行所述第一动作的第一期间内使所述驱动电流沿所述第三方向流动、且在进行所述第二动作的第二期间内使所述驱动电流沿所述第一方向流动的方式控制所述开关的开闭状态,所述第二模式以在所述第一期间内使所述驱动电流沿所述第二方向流动、且在所述第二期间内使所述驱动电流沿所述第四方向流动的方式控制所述开关的开闭状态。
2.根据权利要求1所述的半导体装置,其特征在于,
所述控制电路具有:
第一输入端子,其被输入有所述锁存输出信号;
第二输入端子,其被输入有以所述第一期间与所述第二期间的合计期间作为一个周期的基准时钟信号;
控制信号生成电路,其基于从所述第一输入端子输入的所述锁存输出信号而生成与从所述第二输入端子输入的所述基准时钟信号同步的4个控制信号;以及
输出所述4个控制信号中的第1控制信号的第一控制信号输出端子、输出第2控制信号的第二控制信号输出端子、输出第3控制信号的第三控制信号输出端子以及输出第4控制信号的第四控制信号输出端子。
3.根据权利要求1所述的半导体装置,其特征在于,
所述控制电路具有:
第一输入端子,其被输入有所述锁存输出信号;
第二输入端子,其被输入有以所述第一期间与所述第二期间的合计期间作为一个周期的基准时钟信号;
逻辑电路,其包括与所述第一输入端子和所述第二输入端子连接的逻辑运算元件,基于从所述第一输入端子输入的所述锁存输出信号而得到与从所述第二输入端子输入的所述基准时钟信号同步的4个控制信号;以及
输出所述4个控制信号中的第1控制信号的第一控制信号输出端子、输出第2控制信号的第二控制信号输出端子、输出第3控制信号的第三控制信号输出端子以及输出第4控制信号的第四控制信号输出端子。
4.根据权利要求3所述的半导体装置,其特征在于,
所述逻辑电路具有设于所述第一输入端子和所述第二输入端子与所述逻辑运算元件之间的第二开关电路,
所述第二开关电路包括能够在所述第一输入端子和所述第二输入端子与所述逻辑运算元件之间相互切换的第一路径和与第一路径不同的第二路径而构成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于艾普凌科有限公司,未经艾普凌科有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110271063.0/1.html,转载请声明来源钻瓜专利网。