[发明专利]极化Polar编码方法、装置、电子设备和存储介质有效
申请号: | 202110318482.5 | 申请日: | 2021-03-25 |
公开(公告)号: | CN113162728B | 公开(公告)日: | 2022-11-04 |
发明(设计)人: | 赵雷鹏 | 申请(专利权)人: | 展讯半导体(南京)有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 北京汇思诚业知识产权代理有限公司 11444 | 代理人: | 焦志刚 |
地址: | 210000 江苏省南京市高新*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 极化 polar 编码 方法 装置 电子设备 存储 介质 | ||
1.一种极化Polar编码方法,其特征在于,包括:
分别读取待编码比特位置序列查找表中的每个元素,所述待编码比特位置序列查找表中的元素为待生成的编码序列的地址;
将从所述待编码比特位置序列查找表中读取到的元素作为地址读取交织地址序列查找表中的元素,所述交织地址序列查找表中的元素为所述编码序列在码块交织后的位置,所述交织地址序列查找表中的地址为所述编码序列的地址;
确定从所述交织地址序列查找表中读取到的元素属于放置位置还是属于非放置位置,在放置位置放置信息比特,在非放置位置不放置信息比特,当所有的信息比特放置之后,生成编码序列。
2.根据权利要求1所述的极化Polar编码方法,其特征在于,
在所述待编码比特位置序列查找表中的地址由高至低的顺序中,序列的可靠度递减;
所述分别读取待编码比特位置序列查找表中的每个元素的过程为:按照地址由高至低的顺序依次读取所述待编码比特位置序列查找表中的每个元素。
3.根据权利要求1所述的极化Polar编码方法,其特征在于,
所述非放置位置为打孔比特位置区间或缩短比特位置区间。
4.根据权利要求1所述的极化Polar编码方法,其特征在于,
在所述分别读取待编码比特位置序列查找表中的每个元素之前,还包括:
获取交织序列查找表,将所述交织序列查找表中的元素和地址位置交换,得到所述交织地址序列查找表,所述交织序列查找表中的元素为所述编码序列的地址,所述交织地址序列查找表中的地址为所述编码序列在码块交织后的位置。
5.根据权利要求1所述的极化Polar编码方法,其特征在于,
在所述生成编码序列之后,还包括:
对所述编码序列进行码块交织和速率匹配。
6.一种极化Polar编码装置,其特征在于,包括:
第一读取模块,用于分别读取待编码比特位置序列查找表中的每个元素,所述待编码比特位置序列查找表中的元素为待生成的编码序列的地址;
第二读取模块,用于将从所述待编码比特位置序列查找表中读取到的元素作为地址读取交织地址序列查找表中的元素,所述交织地址序列查找表中的元素为所述编码序列在码块交织后的位置,所述交织地址序列查找表中的地址为所述编码序列的地址;
放置模块,用于确定从所述交织地址序列查找表中读取到的元素属于放置位置还是属于非放置位置,在放置位置放置信息比特,在非放置位置不放置信息比特,当所有的信息比特放置之后,生成编码序列。
7.一种极化Polar编码装置,其特征在于,包括:
处理器和存储器,所述存储器用于存储至少一条指令,所述指令由所述处理器加载并执行时以实现如权利要求1至5中任意一项所述的极化Polar编码方法。
8.一种电子设备,其特征在于,包括如权利要求6或7所述的极化Polar编码装置。
9.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质中存储有计算机程序,当其在计算机上运行时,使得计算机执行如权利要求1至5中任意一项所述的极化Polar编码方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于展讯半导体(南京)有限公司,未经展讯半导体(南京)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110318482.5/1.html,转载请声明来源钻瓜专利网。