[发明专利]数据传输电路、方法及存储装置在审
申请号: | 202110336696.5 | 申请日: | 2021-03-29 |
公开(公告)号: | CN115129235A | 公开(公告)日: | 2022-09-30 |
发明(设计)人: | 张良 | 申请(专利权)人: | 长鑫存储技术有限公司 |
主分类号: | G06F3/06 | 分类号: | G06F3/06;G06F13/16 |
代理公司: | 华进联合专利商标代理有限公司 44224 | 代理人: | 杨明莉 |
地址: | 230601 安徽省合肥市*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数据传输 电路 方法 存储 装置 | ||
1.一种数据传输电路,其特征在于,包括:
串并转换模块,用于分批接收多个外部数据,并根据所述外部数据输出初始并行数据,所述初始并行数据的预设位宽为所述多个外部数据的位宽之和;
比较模块,用于接收全局数据线上的全局数据和所述初始并行数据,并将所述初始并行数据和所述全局数据进行比较,以输出所述初始并行数据与所述全局数据不相同的位数是否超过预设阈值的比较结果,其中,所述初始并行数据与所述全局数据具有相同的预设位宽;
数据转换模块,与所述串并转换模块、所述比较模块及数据总线均电连接,用于在所述比较结果超过预设阈值的情况下,将所述初始并行数据取反后传输至所述数据总线;并在所述比较结果未超过所述预设阈值的情况下,将所述初始并行数据传输至所述数据总线;
写电路模块,用于将所述数据总线的数据传输至全局数据总线;
其中,所述串并转换模块与所述数据转换模块之间的数据传输路径长度,小于所述数据转换模块与所述写电路模块之间的数据传输路径长度。
2.根据权利要求1所述的数据传输电路,其特征在于,还包括缓冲使能模块;
所述数据转换模块依次经由至少一个所述缓冲使能模块与所述写电路模块连接,用于缓冲所述数据总线传输的数据。
3.根据权利要求2所述的数据传输电路,其特征在于,所述全局数据总线包括全局数据线和互补全局数据线,所述全局数据线和所述互补全局数据线传输互为反相的信号;
所述将所述数据总线的数据传输至所述全局数据总线包括:
将所述数据总线的数据传输至所述全局数据线;以及
将所述数据总线的数据取反后传输至所述互补全局数据线。
4.根据权利要求1-3任一项所述的数据传输电路,其特征在于,所述比较模块包括:
比较单元,用于对所述初始并行数据和所述全局数据进行逐位比较,并输出每一位的比较状态数据;
状态识别单元,电连接所述比较单元,用于对每一位的比较状态数据进行统计,并根据统计结果输出所述比较结果。
5.根据权利要求4所述的传输电路,其特征在于,所述数据转换模块包括:
第一传输单元,电连接所述串并转换模块、所述数据总线,以及通过第一反相单元与所述状态识别单元的输出端电连接,用于在所述比较结果未超过所述预设阈值的情况下,将所述初始并行数据传输至所述数据总线,所述预设阈值为所述预设位宽的一半;
第二传输单元,电连接所述数据总线、所述状态识别单元的输出端,以及通过第二反相单元与所述串并转换模块电连接,用于在所述比较结果超过所述预设阈值的情况下,将所述初始并行数据取反后传输至所述数据总线。
6.根据权利要求5所述的数据传输电路,其特征在于,所述写电路模块被配置为:
接收所述状态识别单元输出的比较结果,并根据所述比较结果生成数据极性标识信号。
7.根据权利要求6所述的传输电路,其特征在于,还包括读写转换电路,所述读写转换电路根据所述数据极性标识信号及所述全局数据总线上的数据,生成第一数据,并将所述第一数据传输至本地数据线或互补本地数据线,其中,所述本地数据线和所述互补本地数据线传输互为反相的信号。
8.根据权利要求7所述的数据传输电路,其特征在于,所述读写转换电路包括:
写使能模块,用于根据所述数据极性标识信号和初始写使能信号生成写使能信号和写使能反信号;
写驱动电路,用于根据所述写使能信号、所述写使能反信号及所述全局数据总线上的数据生成所述第一数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长鑫存储技术有限公司,未经长鑫存储技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110336696.5/1.html,转载请声明来源钻瓜专利网。