[发明专利]可编程逻辑芯片时钟网络资源的测试方法有效

专利信息
申请号: 202110425046.8 申请日: 2021-04-20
公开(公告)号: CN113157507B 公开(公告)日: 2022-09-13
发明(设计)人: 王方园;谭江;蒋义冠;许明亮 申请(专利权)人: 深圳市紫光同创电子有限公司
主分类号: G06F11/22 分类号: G06F11/22
代理公司: 深圳国新南方知识产权代理有限公司 44374 代理人: 胡志桐
地址: 518000 广东省深圳市南山区粤海*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 可编程 逻辑 芯片 时钟 网络资源 测试 方法
【权利要求书】:

1.一种可编程逻辑芯片时钟网络资源的测试方法,其特征在于,所述测试方法包括:

配置专用时钟输入端口为普通输入输出端口;

接收自所述普通输入输出端口输入的时钟信号;

配置所述时钟信号的传输路径并连接至时钟网络;

配置输出响应分析电路;所述输出响应分析电路包括多个移位寄存器电路、计数器电路以及组合逻辑电路; 所述配置输出响应分析电路包括:

配置多条时钟路径;

施加激励信号至所述时钟路径的一端;

比较分析并输出结果信号;

其中,所述传输路径包括依次传递所述时钟信号的所述普通输入输出端口、可编程互连线、专用时钟端口的输出逻辑、IO BANK、专用时钟端口的输出逻辑、所述时钟网络;

所述时钟路径包括经所述移位寄存器电路或所述计数器电路后由所述组合逻辑电路输出结果信号。

2.根据权利要求1所述的可编程逻辑芯片时钟网络资源的测试方法,其特征在于,所述测试方法还包括:配置所述移位寄存器电路。

3.根据权利要求2所述的可编程逻辑芯片时钟网络资源的测试方法,其特征在于,所述配置所述移位寄存器电路包括:

配置可编程逻辑单元的多个触发器配具有复位功能;

配置多个所述触发器的连接路径;

其中,所述连接路径为第一个触发器的输入端连接至电源,第一个触发器的输出端连接到下一个触发器的输入端;依次将下一个触发器的输出端连接到再下一个触发器的输入端;最后一个触发器的输出端作为移位寄存器电路的输出。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市紫光同创电子有限公司,未经深圳市紫光同创电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202110425046.8/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top