[发明专利]一种面向密码逻辑阵列局部动态重构的配置电路有效
申请号: | 202110430013.2 | 申请日: | 2021-04-21 |
公开(公告)号: | CN113129961B | 公开(公告)日: | 2023-03-28 |
发明(设计)人: | 李伟;高嘉浩;章宇雷;杜怡然;陈韬;南龙梅;徐劲松;金羽 | 申请(专利权)人: | 中国人民解放军战略支援部队信息工程大学 |
主分类号: | G11C11/413 | 分类号: | G11C11/413 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 骆宗力 |
地址: | 450001 河南省*** | 国省代码: | 河南;41 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 面向 密码 逻辑 阵列 局部 动态 配置 电路 | ||
1.一种面向密码逻辑阵列局部动态重构的配置电路,其特征在于,包括:
寄存器堆、配置解析电路和可重构计算单元;
所述寄存器堆用于获取并存储配置信息,基于获取到的重构使能信号提取配置信息,并将所述配置信息发送至所述配置解析电路;
所述配置解析电路用于对所述寄存器堆输出的配置信息进行解析,得到配置信号,将所述配置信号发送至所述可重构计算单元;
所述可重构计算单元用于响应所述配置信号;
其中,还包括:
全局配置存储单元,用于存储非实时性的配置信息,所述非实时性的配置信息包括配置索引和待重构的配置信息;
其中,所述全局配置存储单元包括:配置缓存模块、索引译码模块和配置索引模块;
其中,所述全局配置存储单元还包括:
控制逻辑单元,用于产生控制信号,在可重构计算单元需要动态重构时,产生与本次动态重构所适配的控制信号,该控制信号记为重构使能信号;
查表单元,用于基于所述控制逻辑单元产生的控制信号,根据预先配置的数据产生与所述控制信号适配的配置索引使能信号;
所述配置索引模块具体用于:在获取到所述配置索引使能信号时,提取与所述配置索引使能信号相匹配的待重构的配置索引信息,获取该待重构的配置索引信息对应的配置信息地址及寄存器堆地址,基于所述配置索引信息对应的配置信息地址,从相应的配置缓存模块中取出重构所需的配置信息,并基于所述寄存器堆地址将其通过配置接口写入待重构的可重构计算单元对应的寄存器堆中。
2.根据权利要求1所述的面向密码逻辑阵列局部动态重构的配置电路,其特征在于,
所述配置缓存模块用于:存储所述可重构计算单元在运算过程中待重构的配置信息;
所述配置索引模块用于:存储配置索引信息,所述配置索引信息存储有所述配置缓存模块中的重构过程中对应的目标信息,所述目标信息包括待重构的配置信息的配置信息地址以及所述待重构的配置信息对应的寄存器地址;
所述索引译码模块用于:通过对所述配置索引模块中存储的信息取出并进行译码后得到所述待重构的配置信息对应的地址及寄存器堆地址,基于所述配置信息对应的地址,从相应的配置缓存模块中取出重构所需的配置信息,并基于所述寄存器堆地址将其通过配置接口写入待重构的可重构计算单元对应的寄存器堆中。
3.根据权利要求2所述的面向密码逻辑阵列局部动态重构的配置电路,其特征在于,所述配置索引信息包括:索引标识码字段、配置信息地址字段、寄存器堆地址字段以及寄存器堆重构标识字段。
4.根据权利要求2所述的面向密码逻辑阵列局部动态重构的配置电路,其特征在于,所述全局配置存储单元还包括:
设置在所述配置索引模块以及所述索引译码模块之间的一级寄存器。
5.根据权利要求2所述的面向密码逻辑阵列局部动态重构的配置电路,其特征在于:
所述配置缓存模块和配置索引模块采用SRAM结构。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军战略支援部队信息工程大学,未经中国人民解放军战略支援部队信息工程大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110430013.2/1.html,转载请声明来源钻瓜专利网。