[发明专利]一种参考时钟信号丢失检测电路有效
申请号: | 202110454690.8 | 申请日: | 2021-04-26 |
公开(公告)号: | CN113364432B | 公开(公告)日: | 2023-06-09 |
发明(设计)人: | 许江涛;段颖哲;李浩琦;程博 | 申请(专利权)人: | 西安交通大学 |
主分类号: | H03K5/125 | 分类号: | H03K5/125 |
代理公司: | 西安通大专利代理有限责任公司 61200 | 代理人: | 王艾华 |
地址: | 710049 *** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 参考 时钟 信号 丢失 检测 电路 | ||
1.一种参考时钟信号丢失检测电路,其特征在于,参考信号REF_CK接电路整形模块输入,输出为方波时钟CK;数字控制位CTR_REG接解码器输入,输出为开关控制字S0:2;信号丢失检测电路核心模块的输入为经过整形的方波时钟CK、解码器的输出开关控制字S0:2和低使能信号EN_b,输出为信号丢失检测结果标志位LOS。可将信号丢失检测电路核心模块分为三部分,分别是高电平宽度检测电路、低电平宽度检测电路和LOS信号生成电路,高电平宽度检测电路的输入为整形后方波时钟CK和低使能信号EN_b,输出为信号A;低电平宽度检测电路的的输入为整形后方波时钟CK和低使能信号EN_b,输出为信号B;信号A、B作为LOS信号生成电路的输入,LOS信号生成电路的输出为最终的标志位信号LOS,是整个电路的判断结果;
高电平宽度检测模块,晶体管PMOS M0的源极接电源电压VDD和开关管M4、M5、M6的一端,栅极接EN_b,漏极接电阻R0一端;电阻R0另一端接电阻R1和开关管M6的另一端,电阻R1的另一端接电阻R2一端和开关管M5另一端,电阻R2另一端接电阻R3一端和开关管M4另一端,电阻R3另一端接晶体管NMOS M1漏极和电容C0一端,晶体管NMOS M1栅极接方波时钟CK,源极接地和电容C0另一端;
低电平宽度检测模块,晶体管PMOS M2源极接电源电压VDD和电容C1一端,栅极接方波时钟CK,漏极接电阻R4一端和电容C1另一端,电阻R4另一端接电阻R5一端和开关管M7一端,电阻R5另一端接电阻R6一端和开关管M8一端,电阻R6另一端接电阻R7一端和开关管M9一端,电阻R7另一端接晶体管NMOS M3漏极和开关管M7、M8、M9另一端,晶体管NMOS M3漏极接电阻R7另一端和开关管M7、M8、M9另一端,栅极接使能信号EN_b经过反相器后的输出,源极接地;
LOS信号产生电路,信号A接缓冲器输入,信号B接反相器输入,缓冲器和反相器的输出分别接二输入或非门的两个输入端口,或非门输出接D触发器的低使能端口EN,D触发器的数据端D接电源电压VDD,时钟输入端CK接整形后方波时钟CK,输出端Q是整个电路的输出,作为信号丢失检测结果LOS。
2.根据权利要求1所述的一种参考时钟信号丢失检测电路,其特征在于,将输入参考信号的频率通过控制电阻、电容网络充放电转化为电容上的电压变化,最终经过逻辑门检测转化为信号丢失标志位,其中电阻电容网络充电时间可以通过开关控制来改变。
3.根据权利要求1所述的一种参考时钟信号丢失检测电路,其特征在于,在输入方波时钟为高时,电容C0从GND开始被充电,其电压变化可被逻辑电路所检测到。
4.根据权利要求1所述的一种参考时钟信号丢失检测电路,其特征在于,在输入方波时钟为低时,电容C1从VDD开始向地放电,其电压变化可被逻辑电路所检测到。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安交通大学,未经西安交通大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110454690.8/1.html,转载请声明来源钻瓜专利网。
- 上一篇:光幕图像生成方法及系统以及识别系统
- 下一篇:一种防进水百叶通风结构