[发明专利]晶体管的驱动系统有效
申请号: | 202110461708.7 | 申请日: | 2021-04-27 |
公开(公告)号: | CN113162593B | 公开(公告)日: | 2022-11-04 |
发明(设计)人: | 夏原野;全超;黄军 | 申请(专利权)人: | 杭州士兰微电子股份有限公司 |
主分类号: | H03K17/687 | 分类号: | H03K17/687 |
代理公司: | 上海思捷知识产权代理有限公司 31295 | 代理人: | 刘畅 |
地址: | 310012*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 晶体管 驱动 系统 | ||
1.一种晶体管的驱动系统,其特征在于,包括:
信号生成模块,用于生成PWM信号;
信号叠加模块,与所述信号生成模块连接,用于将所述PWM信号与表征所述晶体管的集电极电压的集电极电压检测信号叠加生成叠加信号;以及,
驱动电路,与所述信号叠加模块连接,根据所述叠加信号判定所述晶体管的集电极电压是否过压,以及根据所述叠加信号驱动所述晶体管;
所述驱动电路包括一输入端,所述信号叠加模块连接所述驱动电路的输入端,利用所述输入端输出包括所述PWM信号与所述集电极电压检测信号的叠加信号至所述驱动电路,实现了管脚的复用;
所述驱动电路包括:
信号区分模块,接入所述叠加信号,并将所述叠加信号区分为所述PWM信号及所述集电极电压检测信号并分别输出;
驱动模块,与所述信号区分模块连接,接收所述PWM信号和所述集电极电压检测信号,根据所述集电极电压检测信号产生过压检测信号,并根据所述过压检测信号和所述PWM信号产生控制所述晶体管的通断的驱动信号。
2.如权利要求1所述的晶体管的驱动系统,其特征在于,所述信号生成模块以推挽输出方式输出所述PWM信号,所述信号叠加模块包括:
第一阻抗网络,其一端与所述晶体管的集电极连接,另一端与所述驱动电路的输入端连接;以及,
第二阻抗网络,其一端与所述信号生成模块连接,另一端与所述驱动电路的输入端连接。
3.如权利要求2所述的晶体管的驱动系统,其特征在于,所述信号生成模块以推挽输出方式输出时,所述信号生成模块包括两个串联在电源和地之间的开关,两个开关的中间节点输出所述PWM信号。
4.如权利要求2所述的驱动系统,其特征在于,所述第一阻抗网络的阻抗大于所述第二阻抗网络的阻抗。
5.如权利要求4所述的晶体管的驱动系统,其特征在于,所述叠加信号的电压值满足如下公式:
其中,VIN为所述叠加信号的电压值,VPWM为所述PWM信号的电压值,Vce为所述晶体管的集电极电压,Z1为所述第一阻抗网络的阻抗,Z2为所述第二阻抗网络的阻抗。
6.如权利要求5所述的晶体管的驱动系统,其特征在于,当所述PWM信号为高电平时,所述叠加信号的电压值满足如下公式:
当所述PWM信号为低电平时,所述叠加信号的电压值满足如下公式:
7.如权利要求2所述的晶体管的驱动系统,其特征在于,所述信号叠加模块还包括:
第三阻抗网络,其一端与所述晶体管的驱动电路的输入端连接,另一端接地。
8.如权利要求7所述的驱动系统,其特征在于,所述第一阻抗网络的阻抗大于所述第二阻抗网络及所述第三阻抗网络的阻抗。
9.如权利要求8所述的晶体管的驱动系统,其特征在于,所述叠加信号的电压值满足如下公式:
其中,VIN为所述叠加信号的电压值,VPWM为所述PWM信号的电压值,Vce为所述晶体管的集电极电压,Z1为所述第一阻抗网络的阻抗,Z2为所述第二阻抗网络的阻抗,Z3为所述第三阻抗网络的阻抗。
10.如权利要求9所述的晶体管的驱动系统,其特征在于,当所述PWM信号为高电平时,所述叠加信号的电压值满足如下公式:
当所述PWM信号为低电平时,所述叠加信号的电压值满足如下公式:
11.如权利要求7所述的晶体管的驱动系统,其特征在于,所述第一阻抗网络、第二阻抗网络及所述第三阻抗网络均为电阻。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州士兰微电子股份有限公司,未经杭州士兰微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110461708.7/1.html,转载请声明来源钻瓜专利网。