[发明专利]一种雷达目标模拟组件和雷达检验方法有效
申请号: | 202110471271.5 | 申请日: | 2021-04-29 |
公开(公告)号: | CN113156387B | 公开(公告)日: | 2023-05-09 |
发明(设计)人: | 陈利群;韩斐;张玉霞 | 申请(专利权)人: | 北京无线电测量研究所 |
主分类号: | G01S7/40 | 分类号: | G01S7/40 |
代理公司: | 北京正理专利代理有限公司 11257 | 代理人: | 张丽 |
地址: | 100854*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 雷达 目标 模拟 组件 检验 方法 | ||
1.一种雷达检验方法,其特征在于,该方法使用雷达目标模拟组件进行检验,所述组件包括:
模数转换器、控制器、FPGA、M组DDR4存储器和M个数模转换器;
所述模数转换器用于对输入的雷达中频信号进行采样,并对采样的雷达中频信号进行模数转换后输送给所述FPGA;
所述控制器用于向FPGA提供参数;
所述FPGA用于对接收到的雷达中频信号进行处理生成M个目标回波信号,并将所述M个目标回波信号分别输送给所述M个数模转换器;
所述M组DDR4存储器与所述FPGA相连用于存储FPGA对所述雷达中频信号进行处理的过程中产生的雷达有效信号;
所述M个数模转换器用于将各自接收到的目标回波信号进行数模转换后发送给雷达;
所述方法包括:
S10:模数转换器对输入的雷达中频信号进行采样,并对采样的雷达中频信号进行模数转换后输送给所述FPGA;
S12:所述FPGA对接收到的雷达中频信号进行下变频和多相滤波得到所述雷达中频信号的基带数据;
S14:所述FPGA将所述基带数据分为相同的M路;
S16:所述FPGA对每一路中的所述基带数据进行去噪声检波获得雷达有效信号,并将所述雷达有效信号存储到对应的DDR4存储器中;
S18:所述FPGA根据控制器提供的参数在相同时刻或不同时刻读取每组DDR4存储器中的雷达有效信号在每一路中生成多个目标;
S20:所述FPGA分别将所述每一路中生成的目标相加得到M个目标信号,若目标信号的峰值大于数模转换器的位数,则根据数模转换器的位数对所述目标信号的峰值进行截断;若目标信号的峰值小于数模转换器的位数,则根据数模转换器的位数对所述目标信号的峰值进行调制;
S22:所述FPGA根据控制器提供的参数对每一路中调制或截断后的目标信号进行多普勒频率调制;
S24:所述FPGA对每一路中多普勒频率调制后的目标信号进行滤波、正交调制和上变频得到相应的目标回波信号;
S26:所述FPGA将所述目标回波信号输送给相应的数模转换器;
S28:所述数模转换器将接收到的目标回波信号进行数模转换后发送给雷达;
S30:雷达对接收到的目标回波信号进行处理后得到目标回波数据,将所述目标回波数据与雷达校验系统中得到的正确的目标回波数据进行对比,若相同则雷达工作正常,若不同则雷达工作异常;
其中,M为大于等于1的自然数。
2.根据权利要求1所述的方法,其特征在于,所述FPGA硬件接口处的信号处理频率为300MHz,每组DDR4存储器的信号处理频率为250MHz,FPGA内部信号处理频率为150MHz。
3.根据权利要求1所述的方法,其特征在于,所述FPGA硬件接口处的信号处理频率和FPGA内部信号处理频率均为300MHz,每组DDR4存储器的信号处理频率为250MHz。
4.根据权利要求1所述的方法,其特征在于,每组DDR4存储器包括十片并联的DDR4。
5.根据权利要求1所述的方法,其特征在于,所述方法还包括:
S13:FPGA对所述基带数据进行抽取,降低所述基带数据的频率;
S23:所述FPGA对每一路中多普勒频率调制后的目标信号进行插值,将多普勒频率调制后的目标信号的频率还原到所述基带数据的频率。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京无线电测量研究所,未经北京无线电测量研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110471271.5/1.html,转载请声明来源钻瓜专利网。