[发明专利]光延时芯片和延时时长的确定方法有效
申请号: | 202110503836.3 | 申请日: | 2021-05-10 |
公开(公告)号: | CN113325511B | 公开(公告)日: | 2023-01-10 |
发明(设计)人: | 谢祥芝;戴一堂;尹飞飞;徐坤 | 申请(专利权)人: | 北京邮电大学 |
主分类号: | G02B6/12 | 分类号: | G02B6/12;G02B6/293 |
代理公司: | 北京金咨知识产权代理有限公司 11612 | 代理人: | 秦景芳 |
地址: | 100876 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延时 芯片 确定 方法 | ||
1.一种光延时芯片,其特征在于,包括:
谐振频率不同的多组谐振腔,其中,所述多组谐振腔并联设置,每组谐振腔用于提供延时带宽,所述多组谐振腔形成的频率响应大于等于一个周期;多组谐振腔拼接成的延时线的带宽小于单个谐振腔的自由光谱范围;每组谐振腔包括:第一谐振环、第二谐振环、以及位于所述第一谐振环与所述第二谐振环之间的相移器件,第一谐振环与第二谐振环形成一个透射峰;所述多组谐振腔中各组谐振腔的自由光谱范围和带宽相等,且各组谐振腔的中心谐振频率等间隔均匀分布;所述第一谐振环与所述第二谐振环呈中心对称,以实现透射峰的无缝拼接;所述第一谐振环与所述第二谐振环具有相同的共振频率;所述相移器件用于调谐所在透射峰的相位值,以实现光延时的可调谐;
芯片基底,所述多组 谐振腔集成在所述芯片基底上;
其中,所述多组谐振腔的组数和带宽是根据所需要的延时线的带宽和延时大小而确定的,延时线的带宽等于谐振腔的组数乘以谐振腔透射峰的带宽。
2.根据权利要求1所述的光延时芯片,其特征在于,所述相移器件为相移器。
3.根据权利要求1所述的光延时芯片,其特征在于,所述多个谐振腔形成的自由光谱范围设置为小于各个谐振腔的自由光谱范围。
4.根据权利要求1所述的光延时芯片,其特征在于,相邻谐振腔之间的相位间隔可调谐的范围为0至2π。
5.一种权利要求1至4中任一项所述的光延时芯片的延时时长的确定方法,其特征在于,包括:
根据所需要的延时线的带宽和延时大小,确定谐振腔的组数和带宽,其中,延时线的带宽等于谐振腔的组数乘以谐振腔透射峰的带宽;
根据所需要调谐的延时范围确定相邻谐振腔之间的相移差,以达到所需的延时时长。
6.根据权利要求5所述的方法,其特征在于,按照如下公式计算延时时长:
其中,τ表示延时时长,Bring表示各谐振腔的带宽,表示相邻谐振腔之间的相移差。
7.一种计算机可读存储介质,其上存储有计算机指令,其特征在于,所述指令被执行时实现权利要求5或6所述方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京邮电大学,未经北京邮电大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110503836.3/1.html,转载请声明来源钻瓜专利网。