[发明专利]栅极驱动电路及包括该栅极驱动电路的显示设备在审
申请号: | 202110538658.8 | 申请日: | 2021-05-18 |
公开(公告)号: | CN113724661A | 公开(公告)日: | 2021-11-30 |
发明(设计)人: | 河泰锡;金庆洙;朴珪镇;申升运;张员禄;陈仁源 | 申请(专利权)人: | 三星显示有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 北京英赛嘉华知识产权代理有限责任公司 11204 | 代理人: | 王达佐;刘铮 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 栅极 驱动 电路 包括 显示 设备 | ||
1.一种栅极驱动电路,包括:
多个驱动级,所述多个驱动级中的每个配置为向多条栅极线中的相应栅极线提供栅极信号,其中
所述多个驱动级中的每个包括:
第一晶体管,电连接在第一时钟端与栅极输出端之间,所述第一晶体管包括电连接到第一节点的栅电极,所述第一时钟端用于接收第一时钟信号;
第二晶体管,配置为向所述第一节点传输第一进位信号;以及
第三晶体管,电连接在所述第一节点与第一电压端之间,所述第三晶体管包括电连接到所述第一电压端的栅电极,所述第一电压端用于接收第一电压,
其中,所述栅极输出端电连接到所述相应栅极线。
2.根据权利要求1所述的栅极驱动电路,其中,所述第一电压在初始化模式期间从第一电平改变到第二电平,所述第二电平不同于所述第一电平。
3.根据权利要求1所述的栅极驱动电路,其中,所述第一电压在初始化模式期间被改变为顺序地具有第一电平、第二电平和所述第一电平,所述第二电平不同于所述第一电平。
4.根据权利要求3所述的栅极驱动电路,其中,所述第一时钟信号在所述初始化模式期间具有低电平。
5.根据权利要求3所述的栅极驱动电路,其中,所述第三晶体管配置为在所述第一电压具有所述第二电平时将所述第一电压传输到所述第一节点。
6.根据权利要求1所述的栅极驱动电路,其中,所述多个驱动级中的每个还包括连接在所述栅极输出端与用于接收第二电压的第二电压端之间的第四晶体管,所述第四晶体管包括连接到用于接收第二时钟信号的第二时钟端的栅电极。
7.根据权利要求6所述的栅极驱动电路,其中:
所述多个驱动级中的每个还包括连接在所述第一时钟端与进位输出端之间的第五晶体管,所述第五晶体管包括连接到所述第一节点的栅电极,以及
所述进位输出端配置为输出进位信号。
8.一种显示设备,包括:
显示面板,包括分别连接到多条数据线并且分别连接到多条栅极线的多个像素;
数据驱动电路,配置为驱动所述多条数据线;
栅极驱动电路,配置为驱动所述多条栅极线;
时序控制器,配置为接收图像信号和控制信号,控制所述数据驱动电路和所述栅极驱动电路在所述显示面板上显示图像,并输出栅极脉冲信号;以及
电压生成电路,配置为响应于所述栅极脉冲信号输出第一时钟信号和第一电压,
其中,所述电压生成电路配置为改变所述第一电压,使得所述第一电压在初始化模式期间顺序地具有第一电平和第二电平,所述第二电平不同于所述第一电平,以及
所述栅极驱动电路包括多个驱动级,所述多个驱动级中的每个配置为向所述多条栅极线中的相应栅极线提供栅极信号,
其中,所述多个驱动级中的每个配置为在所述初始化模式期间响应于所述第一电压和所述第一时钟信号而使所述相应栅极线放电。
9.根据权利要求8所述的显示设备,其中,所述第一电压在所述初始化模式期间被改变为顺序地具有所述第一电平、所述第二电平和所述第一电平。
10.根据权利要求8所述的显示设备,其中,所述多个驱动级中的每个包括:
第一晶体管,连接在第一时钟端与栅极输出端之间,所述第一时钟端用于接收所述第一时钟信号,所述第一晶体管包括连接到第一节点的栅电极;
第二晶体管,配置为向所述第一节点传输第一进位信号;以及
第三晶体管,连接在所述第一节点与用于接收所述第一电压的第一电压端之间,所述第三晶体管包括连接到所述第一电压端的栅电极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星显示有限公司,未经三星显示有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110538658.8/1.html,转载请声明来源钻瓜专利网。