[发明专利]一种宽频正交信号发生器及信号发生方法有效

专利信息
申请号: 202110556642.X 申请日: 2021-05-21
公开(公告)号: CN113114174B 公开(公告)日: 2023-09-26
发明(设计)人: 薛子盛;封悦;邓磊;储开斌;郭俊俊;莫琦;金文博 申请(专利权)人: 常州大学
主分类号: H03K5/00 分类号: H03K5/00
代理公司: 南京纵横知识产权代理有限公司 32224 代理人: 母秋松
地址: 213164 *** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 宽频 正交 信号发生器 信号 发生 方法
【权利要求书】:

1.一种宽频正交信号发生器,其特征在于:包括如下模块:

微分电路用于将原信号vs进行移相,得到输出信号vD

积分电路用于将原信号vs进行移相,得到输出信号vI

第一D/A模块用于将CPU输出的第一电压信号转换为直流电压;

第二D/A模块用于将CPU输出的第二电压信号转换为直流电压;

第一放大器用于隔离放大第一D/A模块输出的直流电压,输出电压为K1

第二放大器用于隔离放大第二D/A模块输出的直流电压,输出电压为K2

第一乘法器用于将直流电压K1与输出信号vI相乘,得到输出信号K1·vI

第二乘法器用于将直流电压K2与输出信号vD相乘,得到输出信号K2·vD

第一加法器用于将输出信号vI与输出信号K2·vD进行叠加,输出信号为v0

第二加法器用于将输出信号vD与输出信号K1·vI进行叠加,输出信号为v90

正交误差检测模块用于将输出信号v0与输出信号v90的相位差与90°做比较,如果相等,输出信号Vd=0,如果不相等,输出信号Vd0,且两者差值越大,Vd值越大;

CPU用于当Vd=0时,CPU保持当前时刻第一电压信号、第二电压信号的输出;

当Vd0时,CPU增加第一电压信号作为输出,保持第二电压信号的输出不变,判断下一时刻Vd相较上一时刻Vd是增加还是减少,如Vd是减少,继续增加第一电压信号作为输出,直到Vd=0;如Vd是增加,CPU停止调节第一电压信号,保持当前时刻第一电压信号的输出不变,持继减少第二电压信号作为输出,直到Vd=0。

2.根据权利要求1所述的一种宽频正交信号发生器,其特征在于:还包括高频信号源,高频信号源用于产生频率可变的原信号vs

3.根据权利要求1所述的一种宽频正交信号发生器,其特征在于:所述正交误差检测模块包括:鉴相器、第三放大器、A/D转换电路;所述鉴相器用于将输出信号v0与输出信号v90的相位差与90°做比较,如果相等,输出电压=0,如果不相等,输出电压0,且两者差值越大,电压值越大;第三放大器用于放大鉴相器输出电压;A/D转换电路用于将放大后的鉴相器输出电压转换为数字信号Vd并送到CPU。

4.根据权利要求1所述的一种宽频正交信号发生器,其特征在于:所述原信号vs为正弦交流信号。

5.根据权利要求1所述的一种宽频正交信号发生器,其特征在于:输出信号vD的移相结果是输出信号vI的移相结果是其中,为vD的相位,为vs的相位;为vI的相位。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于常州大学,未经常州大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202110556642.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top