[发明专利]地址扩展电路、通信接口芯片及通信系统有效
申请号: | 202110581154.4 | 申请日: | 2021-05-27 |
公开(公告)号: | CN113032321B | 公开(公告)日: | 2021-08-27 |
发明(设计)人: | 任建军 | 申请(专利权)人: | 上海亿存芯半导体有限公司 |
主分类号: | G06F13/42 | 分类号: | G06F13/42;G06F13/40 |
代理公司: | 上海恒锐佳知识产权代理事务所(普通合伙) 31286 | 代理人: | 黄海霞 |
地址: | 201203 上海市浦东新区*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 地址 扩展 电路 通信 接口 芯片 系统 | ||
1.一种地址扩展电路,其特征在于,包括:
第一触发模块,用于接收地址端口信号,以产生第一地址信号,所述第一触发模块包括第一延时单元、第一异或门和第一触发器,所述第一延时单元的输出端与所述第一异或门的第一输入端连接,所述第一延时单元的输入端和所述第一异或门的第二输入端用于接收所述地址端口信号,所述第一异或门的输出端与所述第一触发器的时钟端连接,所述第一触发器的数据端接电源电压,所述第一触发器的输出端输出所述第一地址信号;
第二触发模块,用于接收串行数据线端口信号和所述地址端口信号,以产生第二地址信号,所述第二触发模块包括第一反相器、第二延时单元和第二触发器,所述第一反相器的输入端用于接收所述地址端口信号,所述第一反相器的输出端接所述第二延时单元的输入端,所述第二延时单元的输出端接所述第二触发器的数据端,所述第二触发器的时钟端用于接收所述串行数据线端口信号,所述第二触发器的输出端输出所述第二地址信号;以及
编码模块,与所述第一触发模块和所述第二触发模块连接,以根据所述第一地址信号和所述第二地址信号生成芯片地址编码。
2.根据权利要求1所述的地址扩展电路,其特征在于,所述第一触发器为上升沿触发的异步复位触发器。
3.根据权利要求1所述的地址扩展电路,其特征在于,所述第二触发器为下降沿触发的异步复位触发器。
4.根据权利要求1所述的地址扩展电路,其特征在于,所述编码模块包括第二异或门、第二反相器和第三反相器,所述第二异或门的第一输入端用于接收所述第一地址信号,所述第二异或门的第二输入端用于接收所述第二地址信号,所述第二异或门的输出端与所述第二反相器的输入端连接,所述第二反相器的输出端输出第一芯片地址编码,所述第三反相器的输入端用于接收所述第二地址信号,所述第三反相器的输出端输出第二芯片地址编码。
5.一种通信接口芯片,其特征在于,包括至少一个如权利要求1~4任一项所述的地址扩展电路。
6.根据权利要求5所述的通信接口芯片,其特征在于,还包括电源端口、地电平端口、串行数据线端口、串行时钟线端口和至少一个地址端口,所述地址端口与所述电源端口、所述地电平端口、所述串行数据线端口或所述串行时钟线端口中的任意一个端口连接,以向所述地址扩展电路传输地址端口信号。
7.根据权利要求6所述的通信接口芯片,其特征在于,所述地址扩展电路的数量与所述地址端口的数量相适配。
8.一种通信系统,其特征在于,包括:
主机;
至少一个从机,所述从机包括如权利要求5~7任一项所述的通信接口芯片;以及
I2C总线,用于连接所述主机和所述从机,以实现所述主机和所述从机之间的通讯。
9.根据权利要求8所述的通信系统,其特征在于,所述I2C总线包括串行数据线和串行时钟线,所述串行数据线连接所述主机的串行数据线端口和所述从机的串行数据线端口,所述串行时钟线连接所述主机的串行时钟线端口和所述从机的串行时钟线端口。
10.根据权利要求9所述的通信系统,其特征在于,还包括上拉电阻,所述串行数据线和所述串行时钟线分别通过所述上拉电阻与电源电压连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海亿存芯半导体有限公司,未经上海亿存芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110581154.4/1.html,转载请声明来源钻瓜专利网。