[发明专利]验证数据传输方法、速率转换装置以及验证数据传输系统有效
申请号: | 202110582358.X | 申请日: | 2021-05-26 |
公开(公告)号: | CN113422756B | 公开(公告)日: | 2022-12-27 |
发明(设计)人: | 高峰;张凡;李孟 | 申请(专利权)人: | 鹏城实验室 |
主分类号: | H04L69/08 | 分类号: | H04L69/08;H04L67/01 |
代理公司: | 深圳市世纪恒程知识产权代理事务所 44287 | 代理人: | 高川 |
地址: | 518000 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 验证 数据传输 方法 速率 转换 装置 以及 系统 | ||
本发明公开一种验证数据传输方法,用于速率转换装置,速率转换装置分别与计算机和硬件仿真加速器连接;方法包括以下步骤:接收硬件仿真加速器发送的验证数据,验证数据是对待验证芯片进行验证获得,验证数据的波特率与硬件仿真加速器的数据传输协议的第一时钟对应;利用第一时钟,从所述验证数据中提取第一目标内容,并利用所述第二时钟,将所述第一目标内容转换为第一发送数据,第一发送数据的波特率与第二时钟对应;将第一发送数据发送至计算机。本发明还公开了一种速率转换装置和验证数据传输系统。利用本发明的方法,硬件仿真加速器的频率不需要降低,可以在较高的性能模式下进行待验证芯片的验证,使得验证效率较高。
技术领域
本发明涉及芯片验证技术领域,特别涉及一种验证数据传输方法、速率转换装置以及验证数据传输系统。
背景技术
随着芯片设计规模的越来越大,传统的EDA验证和FPGA原型验证在仿真速度和资源容量上日益制约着芯片研发的效率,于是出现了一种新的验证工具:硬件仿真加速器(Emulator)。硬件仿真加速器兼有EDA仿真和FPGA验证的优点,由于它具有仿真速度快、容量大和调试性能好等优点,使得硬件仿真加速器的应用越来越广泛。
在芯片验证中,公布了一种芯片验证系统,包括Emulator、连接板和计算机,待验证芯片被放到Emulator内部,Emulator通过专用的线缆连接到连接板(例如Memory IO板),连接板通过串口线连接到计算机。。
采用上述系统对待验证芯片进行验证时,Emulator对待验证芯片进行验证,以获得固定波特率的数据,并通过连接板将该固定波特率的数据发送至计算机。
但是,采用现有的芯片验证系统,对待验证芯片进行验证时,验证效率较低。
发明内容
本发明的主要目的是提供一种验证数据传输方法、速率转换装置以及验证数据传输系统,旨在解决现有技术中采用现有的芯片验证系统,对待验证芯片进行验证时,验证效率较低的技术问题。
为实现上述目的,本发明提出一种验证数据传输方法,用于速率转换装置,所述速率转换装置分别与计算机和硬件仿真加速器连接;所述方法包括以下步骤:
接收所述硬件仿真加速器发送的验证数据,所述验证数据是对待验证芯片进行验证获得,所述验证数据的波特率与所述硬件仿真加速器的数据传输协议的第一时钟对应;
利用所述第一时钟,从所述验证数据中提取第一目标内容,并利用所述第二时钟,将所述第一目标内容转换为第一发送数据,所述第一发送数据的波特率与所述第二时钟对应;
将所述第一发送数据发送至所述计算机。
可选的,所述速率转换装置包括第一接收模块、第一异步转换模块和第一发送模块;所述第一接收模块利用所述硬件仿真加速器的第一配置信息配置;所述第一发送模块利用所述计算机第二配置信息配置;所述接收所述硬件仿真加速器发送的验证数据的步骤,包括:
通过所述第一接收模块接收所述硬件仿真加速器发送的验证数据;
所述利用所述第一时钟,从所述验证数据中提取第一目标内容,并利用所述第二时钟,将所述第一目标内容转换为第一发送数据的步骤之前,所述方法还包括:
通过所述第一接收模块对所述验证数据进行解析,以获得第一中间数据;
所述利用所述第一时钟,从所述验证数据中提取第一目标内容,并利用所述第二时钟,将所述第一目标内容转换为第一发送数据的步骤,包括:
通过所述第一异步转换模块利用所述第一时钟,从所述验证数据中提取第一目标内容,并利用所述第二时钟,将所述第一目标内容转换为第一发送数据;
所述将所述第一发送数据发送至所述计算机的步骤之前,所述方法还包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于鹏城实验室,未经鹏城实验室许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110582358.X/2.html,转载请声明来源钻瓜专利网。