[发明专利]一种多功能信号发生器校正方法及多功能信号发生器在审
申请号: | 202110589725.9 | 申请日: | 2021-05-28 |
公开(公告)号: | CN113434454A | 公开(公告)日: | 2021-09-24 |
发明(设计)人: | 凌云;陶春寿 | 申请(专利权)人: | 杭州加速科技有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 浙江杭知桥律师事务所 33256 | 代理人: | 陈丽霞 |
地址: | 310000 浙江省杭州市余杭区*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 多功能 信号发生器 校正 方法 | ||
1.一种多功能信号发生器校正方法,包括主控制单元、FPGA单元和DAC单元;其方法包括,
波表数据的传输,主控制单元发送波表数据并配置波表数据的频率,并将波表文件和频率传送至FPGA单元;
波形数据的校正,FPGA单元对接收的波表数据进行存储和读取,并通过幅频修正算法校正,将校正后的波形数据传送至DAC单元。
2.根据权利要求1所述的一种多功能信号发生器校正方法,其特征在于,还包括数模转换,DAC单元对接收的波形数据转换成模拟的波形。
3.根据权利要求1所述的一种多功能信号发生器校正方法,其特征在于,幅频修正算法其通过公式1获得修正后的波形数据Mcali;
公式1中,MDC为读出的波形数据,ω=2πf,f为输出波形频率;T为FPGA单元的工作时钟周期。
4.根据权利要求1所述的一种多功能信号发生器校正方法,其特征在于,还包括固定时钟源的提供,固定时钟源提供固定的时钟至FPGA单元。
5.根据权利要求4所述的一种多功能信号发生器校正方法,其特征在于,FPGA单元包括时钟生成模块、波表存储模块、DDS控制模块、幅值校正模块;波形数据的校正方法包括,
FPGA单元工作时钟的生成,通过时钟生成模块对固定时钟源提供的时钟进行处理得到FPGA单元的工作时钟;
波表数据的存储,通过波表存储模块使用例化的sdpram对波表数据进行存储;
波形数据的获取,DDS控制模块依据主控制单元配置的频率,获得波形数据的读取地址,依据读取地址读取波表数据对应的波形数据;
幅值校正,幅值校正模块对读取的波形数据进行幅值校正,并获得幅值校正后的波形数据。
6.根据权利要求1所述的一种多功能信号发生器校正方法,其特征在于,波表数据包括规则的波形数据和不规则的波形数据。
7.多功能信号发生器,包括主控制单元、FPGA单元和DAC单元,其特征在于,主控制单元发送波表数据并配置频率,并将波表文件和频率传送至FPGA单元;FPGA单元对接收的波表数据进行存储和读取,并通过幅频修正算法校正,将校正后的波形数据传送至DAC单元;DAC单元对接收的波形数据转换成模拟的波形。
8.根据权利要求7所述的多功能信号发生器,其特征在于,还包括固定时钟源,固定时钟源提供固定的时钟至FPGA单元。
9.根据权利要求7所述的多功能信号发生器,其特征在于,FPGA单元包括时钟生成模块、波表存储模块、DDS控制模块、幅值校正模块;
时钟生成模块对固定时钟源提供的时钟进行处理得到FPGA单元的工作时钟;
波表存储模块使用例化的sdpram对波表数据进行存储;
DDS控制模块依据主控制单元配置的频率,进行相位累加计算,每个时钟累加一次,累加的结果作为sdpram的读地址,读出相应的波形数据;
幅值校正模块对读取的波形数据进行幅值校正,并获得幅值校正后的波形数据。
10.根据权利要求7所述的多功能信号发生器,其特征在于,FPGA内部的波表存储模块,包括使用FPGA内部的BRAM资源实现的sdpram,用于存储主控制单元下发的波表。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州加速科技有限公司,未经杭州加速科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110589725.9/1.html,转载请声明来源钻瓜专利网。