[发明专利]一种雷达信号接收机在审
申请号: | 202110701750.1 | 申请日: | 2021-06-24 |
公开(公告)号: | CN113589238A | 公开(公告)日: | 2021-11-02 |
发明(设计)人: | 樊济丰 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G01S7/285 | 分类号: | G01S7/285;G01S7/35 |
代理公司: | 成都易创经云知识产权代理有限公司 51322 | 代理人: | 王超 |
地址: | 610000 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 雷达 信号 接收机 | ||
本发明公开了一种雷达信号接收机,其包括依次连接的数控增益放大器、中频低噪声放大模块、抗混叠滤波器、高速高精度ADC、接收信号处理器AD6620、FPGA和DSP;所述数控增益放大器中频低噪声放大模块用于实现中频信号放大的增益调节,数字宽带滤波由所述接收信号处理器AD6620内抽取滤波器和基于FPGA的FIR滤波器共同处理,所述FPGA和DSP用以实现数字解调、解扩等基带信号处理任务。所述雷达信号接收机可用以解决大动态宽带中频放大、高速高精度信号采集等问题。
技术领域
本发明涉及一种雷达信号接收机。
背景技术
雷达数字接收机采用数字信号处理,使用易于实现算法的FPGA、CPLD或专用的DSP芯片,体积小,重量轻,造价低,结构简单,易模块化,系统配置更新块,维护升级方便,具有数字化的优点。对于此,如何提供其使用的性价比,使用效率,延长器使用寿命成为日益研究的热点。
发明内容
本发明的目的是提供一种雷达信号接收机。
为解决上述技术问题,本发明提供一种雷达信号接收机,其包括依次连接的数控增益放大器、中频低噪声放大模块、抗混叠滤波器、高速高精度ADC、接收信号处理器AD6620、FPGA和DSP;数控增益放大器中频低噪声放大模块用于实现中频信号放大的增益调节,数字宽带滤波由接收信号处理器AD6620内抽取滤波器和基于FPGA的FIR滤波器共同处理,FPGA和DSP用以实现数字解调、解扩等基带信号处理任务。
进一步地,抗混叠滤波器采用插损较低的LC无源带通滤波器。
进一步地,中频采样采用带通采样技术。
进一步地,接收信号处理器AD6620采用RSP接收信号处理器芯片,接收信号处理器AD6620用以实现信号的数字下变频。
本发明的有益效果为:该雷达信号接收机提高了使用的性价比,使用效率,延长器使用寿命,可用以解决大动态宽带中频放大、高速高精度信号采集等问题。
附图说明
图1为雷达信号接收机的结构示意图。
具体实施方式
为使本发明实施例的目的、技术方案和优点更加清楚,下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例是本发明一部分实施例,而不是全部的实施例。通常在此处附图中描述和示出的本发明实施例的组件可以以各种不同的配置来布置和设计。
因此,以下对在附图中提供的本发明的实施例的详细描述并非旨在限制要求保护的本发明的范围,而是仅仅表示本发明的选定实施例。基于本发明中的实施例,本领域普通技术人员在没有作出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
以下结合实施例进行具体说明,且下实施例中省略了一些常规的技术和领域技术人员所知晓的技术。
该雷达信号接收机包括依次连接的数控增益放大器、中频低噪声放大模块、抗混叠滤波器、高速高精度ADC、接收信号处理器AD6620、FPGA和DSP。
大动态宽带DIFR的设计与实现涉及中频低噪声方法、DAGC、高速高精度中频宽带信号采集、数字下变频和数字滤波等关键技术。
该雷达信号接收机的数控增益放大器中频低噪声放大模块用于实现中频信号放大的增益调节,抗混叠滤波器采用插损较低的LC无源带通滤波器。而高速高精度ADC采用AD6645,14位80Msps。
中频采样采用带通采样技术,接收信号处理器AD6620采用RSP接收信号处理器芯片,接收信号处理器AD6620用以实现信号的数字下变频,图1中I、Q信号是RSP输出的基带信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110701750.1/2.html,转载请声明来源钻瓜专利网。