[发明专利]RISC-V指令处理方法、存储介质及电子设备有效
申请号: | 202110712238.7 | 申请日: | 2021-06-25 |
公开(公告)号: | CN113434198B | 公开(公告)日: | 2023-07-14 |
发明(设计)人: | 何凯帆;张仕兵 | 申请(专利权)人: | 深圳市中科蓝讯科技股份有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 深圳市程炎知识产权代理事务所(普通合伙) 44676 | 代理人: | 蔡乐庆 |
地址: | 518052 广东省深圳市南山*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | risc 指令 处理 方法 存储 介质 电子设备 | ||
1.一种RISC-V指令处理方法,其特征在于,包括:
获取指定RISC-V指令,所述指定RISC-V指令包括操作码字段及寄存器字段,所述寄存器字段用于存储非寻址编码但不存储寻址编码,所述非寻址编码指向对应的非寻址寄存器,所述寻址编码指向对应的寻址寄存器,所述指定RISC-V指令为无需寻址编码参与编码操作的指令;
根据所述操作码字段的操作编码,操作所述非寻址寄存器。
2.根据权利要求1所述的方法,其特征在于,所述非寻址寄存器为RISC-V标准协议中的通用寄存器。
3.根据权利要求1所述的方法,其特征在于,所述寻址寄存器包括全局指针寄存器、线程指针寄存器、栈指针寄存器及程序寄存器。
4.根据权利要求1至3任一项所述的方法,其特征在于,所述寄存器字段的位数为n位,可表达2的n次方个所述非寻址编码。
5.根据权利要求4所述的方法,其特征在于,所述操作码字段的位数为m位,可表达2的m次方个所述操作编码。
6.根据权利要求5所述的方法,其特征在于,若所述指定RISC-V指令为R类型指令,则所述指定RISC-V指令还包括函数字段,所述函数字段的位数为r位,r=Q-3*n-m,Q为所述指定RISC-V指令的位数。
7.根据权利要求5所述的方法,其特征在于,若所述指定RISC-V指令为I类型指令,则所述指定RISC-V指令还包括函数字段与立即数字段,所述函数字段与所述立即数字段的总位数为i位,i=Q-2*n-m,Q为所述指定RISC-V指令的位数。
8.根据权利要求5所述的方法,其特征在于,若所述指定RISC-V指令为S类型指令,则所述指定RISC-V指令还包括函数字段与立即数字段,所述函数字段与所述立即数字段的总位数为s位,s=Q-2*n-m,Q为所述指定RISC-V指令的位数。
9.根据权利要求5所述的方法,其特征在于,若所述指定RISC-V指令为U类型指令,则所述指定RISC-V指令还包括立即数字段,所述立即数字段的总位数为u位,u=Q-n-m,Q为所述指定RISC-V指令的位数。
10.根据权利要求4所述的方法,其特征在于,所述n为4。
11.一种存储介质,其特征在于,所述存储介质存储有计算机可执行指令,所述计算机可执行指令用于使电子设备执行如权利要求1至10任一项所述的RISC-V指令处理方法。
12.一种电子设备,其特征在于,包括:
至少一个处理器;以及,
与所述至少一个处理器通信连接的存储器;其中,
所述存储器存储有可被所述至少一个处理器执行的指令,所述指令被所述至少一个处理器执行,以使所述至少一个处理器能够执行如权利要求1至10任一项所述的RISC-V指令处理方法。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中科蓝讯科技股份有限公司,未经深圳市中科蓝讯科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110712238.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种组合式不锈钢包钢免开挖接地装置
- 下一篇:一种用于观测危险境况的小车