[发明专利]存储控制器DMA设计方法有效
申请号: | 202110762205.3 | 申请日: | 2021-07-06 |
公开(公告)号: | CN113342721B | 公开(公告)日: | 2022-09-23 |
发明(设计)人: | 宫晓渊;刁永翔;徐娟 | 申请(专利权)人: | 无锡众星微系统技术有限公司 |
主分类号: | G06F13/28 | 分类号: | G06F13/28 |
代理公司: | 北京动力号知识产权代理有限公司 11775 | 代理人: | 董钢;梁凡丽 |
地址: | 214000 江苏省无锡市新吴区*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储 控制器 dma 设计 方法 | ||
1.一种存储控制器DMA设计方法,其特征在于,包括:
在内存中构建DMA控制块,所述DMA控制块用于描述所述存储控制器DMA的当前I/O数据传输信息;
在内存中构建DMA操作描述符链表,将所述DMA操作描述符链表的一个或多个表项与所述DMA控制块相关联,所述DMA操作描述符表项用于描述等待DMA传输的数据块信息;
将所述DMA控制块的物理基地址通知给DMA硬件逻辑,以使所述DMA硬件逻辑根据所述DMA控制块和所述DMA操作描述符链表的描述信息来启动所述存储控制器DMA的数据传输任务;
其中,所述DMA控制块包括I/O传输中断上下文信息,用于记录DMA传输发生中断的DMA操作描述符表项的物理地址和当前表项未传输完成的数据长度;所述DMA操作描述符包括软件和DMA硬件逻辑约定的特殊编码值的魔术字,用于保证所述DMA操作描述符内容的完整性和有效性;所述DMA操作描述符还包括奇偶校验位,用于表示当前表项所有比特位的奇偶校验值。
2.根据权利要求1所述的存储控制器DMA设计方法,其特征在于,所述DMA控制块包括软件可配置的预取配置,用于表示DMA硬件逻辑单次总线操作所读取并缓存的所述DMA操作描述符表项的数量。
3.根据权利要求1所述的存储控制器DMA设计方法,其特征在于,所述DMA控制块包括描述符链表长度和I/O剩余数据量,分别用于表示当前I/O事务的DMA操作描述符链表中表项的数量和等待传输的数据量。
4.根据权利要求1所述的存储控制器DMA设计方法,其特征在于,所述DMA操作描述符包括序列号,用于表示当前表项在DMA描述符链表中的位置编号;所述序列号从0依次递增,且小于所述DMA控制块中的描述符链表长度。
5.根据权利要求1所述的存储控制器DMA设计方法,其特征在于,所述DMA硬件逻辑在执行时刻检查所述DMA操作描述符的魔术字,如果当前表项中的魔术字与预先约定的魔术字不匹配,则通知主机当前I/O传输发生异常。
6.根据权利要求1所述的存储控制器DMA设计方法,其特征在于,所述DMA硬件逻辑在执行时刻计算所述DMA操作描述符的奇偶校验值,如果当前表项中的奇偶校验位和计算所得结果不匹配,则通知主机当前I/O传输发生异常。
7.根据权利要求3所述的存储控制器DMA设计方法,其特征在于,如果当前描述符是DMA描述符链表的最后一个描述符,则检查DMA控制块中的所述I/O剩余数据量是否为0;若不为0,则通知主机I/O数据传输发生异常。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于无锡众星微系统技术有限公司,未经无锡众星微系统技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110762205.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种基于标签约束的多模态主题挖掘方法
- 下一篇:一种可折叠式的混合现实眼镜