[发明专利]一种基于硬件复用通道的BIOS启动方法及装置在审
申请号: | 202110803974.3 | 申请日: | 2021-07-16 |
公开(公告)号: | CN113656076A | 公开(公告)日: | 2021-11-16 |
发明(设计)人: | 李雪 | 申请(专利权)人: | 新华三技术有限公司合肥分公司 |
主分类号: | G06F9/4401 | 分类号: | G06F9/4401 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 230001 安徽省合肥市高新区创*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 硬件 通道 bios 启动 方法 装置 | ||
1.一种基于硬件复用通道的BIOS启动方法,其特征在于,所述方法包括:
基板管理控制器BMC上电后,从BMC外挂的非易失性存储器中加载BIOS固件程序到BMC外挂的易失性存储器中;
BMC在外挂的易失性存储器内执行BIOS固件程序;
在BIOS固件程序的安全SEC阶段,优先初始化中央处理器CPU与BMC之间的硬件复用通道;
在硬件复用通道初始化完成后,CPU通过硬件复用通道与BMC进行信息交互。
2.根据权利要求1所述的方法,其特征在于,
所述CPU和BMC通过通用型输入输出GPIO管脚的不同电平状态来区分所述硬件复用通道的通道类型;
所述BMC根据所述硬件复用通道的通道类型,跳转至相应的协议模块入口执行驱动协议初始化动作。
3.根据权利要求1所述的方法,其特征在于,
所述CPU与BMC之间的硬件复用通道采用PCIE协议通道类型。
4.根据权利要求1所述的方法,其特征在于,
所述BMC在BIOS固件程序的SEC阶段的前期阶段汇编代码部分完成CPU初始化后建立C语言执行环境;
在C语言执行环境中完成CPU与BMC之间的硬件复用通道的初始化。
5.根据权利要求1所述的方法,其特征在于,
所述BMC外挂的非易失性存储器为NAND闪存,所述BMC外挂的易失性存储器为DDR存储器。
6.一种基于硬件复用通道的BIOS启动装置,其特征在于,该装置包括:中央处理器CPU、基板管理控制器BMC、非易失性存储器、易失性存储器、硬件复用通道;
所述CPU与所述BMC通过所述硬件复用通道直连;
所述非易失性存储器外挂于所述BMC上,用于存储BIOS固件程序;
所述易失性存储器外挂于所述BMC上,用于执行所述BIOS固件程序;
所述BMC在上电后,从BMC外挂的非易失性存储器中加载BIOS固件程序到BMC外挂的易失性存储器中,在所述易失性存储器内执行BIOS固件程序;
所述BMC在BIOS固件程序的安全SEC阶段,优先初始化所述硬件复用通道;
在硬件复用通道初始化完成后,所述CPU通过硬件复用通道与BMC进行信息交互。
7.根据权利要求6所述的装置,其特征在于,
所述CPU和BMC通过通用型输入输出GPIO管脚的不同电平状态来区分所述硬件复用通道的通道类型;
所述BMC根据所述硬件复用通道的通道类型,跳转至相应的协议模块入口执行驱动协议初始化动作。
8.根据权利要求6所述的装置,其特征在于,
所述CPU与BMC之间的硬件复用通道采用PCIE协议通道类型。
9.根据权利要求6所述的装置,其特征在于,
所述BMC在BIOS固件程序的SEC阶段的前期阶段汇编代码部分完成CPU初始化后建立C语言执行环境;在C语言执行环境中完成CPU与BMC之间的硬件复用通道的初始化。
10.根据权利要求6所述的装置,其特征在于,
所述BMC外挂的非易失性存储器为NAND闪存,所述BMC外挂的易失性存储器为DDR存储器。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于新华三技术有限公司合肥分公司,未经新华三技术有限公司合肥分公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110803974.3/1.html,转载请声明来源钻瓜专利网。