[发明专利]多相功率转换电路的控制电路和多相电源在审
申请号: | 202110805333.1 | 申请日: | 2021-07-16 |
公开(公告)号: | CN115622401A | 公开(公告)日: | 2023-01-17 |
发明(设计)人: | 谭磊;郝军哲;于翔;钱忠卫;陈斌 | 申请(专利权)人: | 圣邦微电子(北京)股份有限公司 |
主分类号: | H02M3/158 | 分类号: | H02M3/158 |
代理公司: | 北京成创同维知识产权代理有限公司 11449 | 代理人: | 蔡纯;杨思雨 |
地址: | 100089 北京市海淀*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多相 功率 转换 电路 控制电路 电源 | ||
1.一种多相功率转换电路的控制电路,所述多相功率转换电路包括多个开关电路,所述多个开关电路的输出端耦接在一起为负载供电,该控制电路包括:
误差放大器,适于将输出电压的反馈信号与基准电压信号进行比较,并产生误差放大信号;
脉宽调制电路,适于根据所述误差放大信号产生导通时间信号;以及
多相逻辑控制电路,适于根据所述导通时间信号产生逐相延迟的多个PWM信号,以控制相应的开关电路导通,其中,每个PWM信号的脉冲宽度与所述导通时间信号一致。
2.根据权利要求1所述的控制电路,其中,所述脉宽调制电路适于在检测到所述多个PWM信号中的最后一个时生成下一周期的导通时间信号。
3.根据权利要求1所述的控制电路,其中,所述脉宽调制电路适于在输出所述导通时间信号的同时检测到所述多个PWM信号中的最后一个的情况下,暂停输出该导通时间信号,并延迟第一时间之后生成下一周期的导通时间信号。
4.根据权利要求1所述的控制电路,其中,所述脉宽调制电路适于在输出所述导通时间信号的第二时间之后未检测到所述多个PWM信号中的最后一个的情况下,强制生成下一周期的导通时间信号。
5.根据权利要求1所述的控制电路,其中,所述多相逻辑控制电路包括:
与所述多个开关电路一一对应的多个保宽延时单元,每个保宽延时单元适于对输入的信号延迟预定时间,以产生对应开关电路的PWM信号。
6.根据权利要求5所述的控制电路,其中,所述多个保宽延时单元依次级联。
7.根据权利要求5所述的控制电路,其中,所述多个保宽延时单元分别沿行和列排列成阵列。
8.根据权利要求5所述的控制电路,其中,所述多个保宽延时单元中的第一个适于接收所述导通时间信号,所述多个保宽延时单元中的最后一个与所述脉宽调制电路耦接,以向其提供自身的PWM信号。
9.根据权利要求5所述的控制电路,其中,每个所述保宽延时单元包括:
上升沿延迟模块,适于对输入的信号的上升沿延迟所述预定时间,以生成第一信号;
下降沿延迟模块,适于对输入的信号的下降沿延迟所述预定时间,以生成第二信号;以及
信号合成模块,适于将所述第一信号和所述第二信号合成以得到保宽延时单元的输出信号。
10.根据权利要求9所述的控制电路,其中,所述上升沿延迟模块包括:
第一触发器,其置位端接收所述输入的信号,复位端接收所述第一信号,输出端用于输出第一触发信号;
第一计时器,其在检测到所述第一触发信号的下降沿开始计时,并在所述预定时间之后产生第一延时信号;以及
第一反相器,用于对所述第一延时信号进行反相转换以得到所述第一信号。
11.根据权利要求10所述的控制电路,其中,所述下降沿延迟模块包括:
第二触发器,其置位端接收所述输入的信号的反相信号,其复位端接收所述第二信号,输出端用于输出第二触发信号;
第二计时器,其在检测到所述第二触发信号的下降沿开始计时,并在所述预定时间之后产生第二延时信号;以及
第二反相器,用于对所述第二延时信号进行反相转换以得到所述第二信号。
12.根据权利要求11所述的控制电路,其中,所述第一计时器和所述第二计时器都包括:
连接在电源和地之间的第一恒流源和第一晶体管,所述第一晶体管的控制端接收计时器的输入信号;
第一电容,其第一端与所述第一恒流源和所述第一晶体管的中间节点连接,第二端接地;以及
连接在所述电源和地之间的第二恒流源和第二晶体管,所述第二晶体管的控制端与所述第一电容的第一端连接,所述第二恒流源和所述第二晶体管的中间节点用于输出计时器的输出信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于圣邦微电子(北京)股份有限公司,未经圣邦微电子(北京)股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110805333.1/1.html,转载请声明来源钻瓜专利网。