[发明专利]信号调制解调方法、数传电台及其MCU和存储介质在审
申请号: | 202110867004.X | 申请日: | 2021-07-29 |
公开(公告)号: | CN113660060A | 公开(公告)日: | 2021-11-16 |
发明(设计)人: | 周由平 | 申请(专利权)人: | 深圳市博裕纳科技有限公司 |
主分类号: | H04L1/00 | 分类号: | H04L1/00 |
代理公司: | 深圳中一联合知识产权代理有限公司 44414 | 代理人: | 龙欢 |
地址: | 518000 广东省深圳市龙华新*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 信号 调制 解调 方法 电台 及其 mcu 存储 介质 | ||
1.一种信号调制方法,其特征在于,应用于数传电台的主控微处理器,所述方法包括:
接收来自数据终端的待调制数据,将所述待调制数据转换为二进制数据;
获取所述待调制数据的通讯协议;
根据所述通讯协议选择调制方式,采用所述调制方式对所述二进制数据依次进行FEC编码和交织编码,得到编码后的二进制数据;
将所述编码后的二进制数据以数字信号和/或模拟信号的形式发送给射频收发单元。
2.如权利要求1所述的信号调制方法,其特征在于,将所述编码后的二进制数据以数字信号和/或模拟信号的形式发送给射频收发单元,包括:
通过串行数据接口将所述编码后的二进制数据以数字信号的形式发送给所述射频收发单元;
和/或,
将所述编码后的二进制数据转换为二进制电平符号;对所述二进制电平符号进行滤波,得到滤波基带信号;将所述滤波基带信号从数字信号转换成模拟信号发送给射频收发单元。
3.如权利要求1所述的信号调制方法,其特征在于,接收来自数据终端的待调制数据之后,还包括:
对所述待调制数据进行完整性校验。
4.如权利要求1所述的信号调制方法,其特征在于,接收来自数据终端的待调制数据之后,还包括:
生成所述待调制数据的CRC校验码,将所述CRC校验码添加到所述待调制数据的尾部。
5.一种信号解调方法,其特征在于,应用于数传电台的主控微处理器,所述方法包括:
接收来自射频收发单元的待解调信号;
将所述待解调信号编码成二进制数据;
获取所述待解调信号的通讯协议,根据所述通讯协议选择解调方式,采用所述解调方式对所述二进制数据依次进行交织解码和FEC解码,得到解码后的数据;
将所述解码后的数据发送给数据终端。
6.如权利要求5所述的信号解调方法,其特征在于,将所述待解调信号编码成二进制数据,包括:
将所述待解调信号转换为数字信号后,对所述待解调信号进行数字滤波,提取所述待解调信号的二进制电平符号;
将所述二进制电平符号编码成二进制数据。
7.如权利要求5所述的信号解调方法,其特征在于,将所述解码后的数据发送给数据终端之前,还包括:
对所述解码后的数据进行CRC校验;
若校验通过,则将所述解码后的数据发送给数据终端。
8.一种数传电台的主控微处理器,其特征在于,包括:
UART模块,用于接收来自数据终端的待调制数据;将所述待调制数据转换为二进制数据;
编码解码模块,用于获取所述待调制数据的通讯协议;根据所述通讯协议选择调制方式,采用所述调制方式对所述二进制数据依次进行FEC编码和交织编码,得到编码后的二进制数据;
通信接口模块,用于将所述编码后的二进制数据以数字信号和/或模拟信号的形式发送给射频收发单元。
9.如权利要求8所述的主控微处理器,其特征在于:
所述通信接口模块包括串行数据接口模块,用于将所述编码后的二进制数据以数字信号的形式发送给所述射频收发单元;
和/或,
所述通信接口模块包括DAC模块,相应的,所述主控微处理器还包括电平提取模块和数字滤波模块;
电平提取模块,用于将所述编码后的二进制数据转换为二进制电平符号;
数字滤波模块,用于对所述二进制电平符号进行滤波,得到滤波基带信号;
DAC模块,用于将所述滤波基带信号从数字信号转换成模拟信号,发送给射频收发单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市博裕纳科技有限公司,未经深圳市博裕纳科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110867004.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种烟气脱硫装置
- 下一篇:一种BIOS度量方法、电子设备及可读存储介质