[发明专利]像素结构、阵列基板和显示面板有效
申请号: | 202110874196.7 | 申请日: | 2021-07-30 |
公开(公告)号: | CN113671761B | 公开(公告)日: | 2023-09-01 |
发明(设计)人: | 蒲洋;刘振;洪文进;许哲豪;袁海江 | 申请(专利权)人: | 北海惠科光电技术有限公司;惠科股份有限公司 |
主分类号: | G02F1/1362 | 分类号: | G02F1/1362;G02F1/1343;G02F1/1368 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 雷浩 |
地址: | 536000 广西壮族自治区北海市工业园区北海大*** | 国省代码: | 广西;45 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 结构 阵列 显示 面板 | ||
1.像素结构,包括多个扫描线、多个数据线和多个像素单元,所述扫描线和所述数据线限定出多个像素区,所述像素区包括主像素区和副像素区,所述像素单元包括主像素单元和副像素单元;其特征在于,
还包括多个副驱动线,所述数据线与所述副驱动线平行且间隔排列;
所述主像素单元包括设于所述主像素区的主像素电极和主薄膜晶体管,所述主薄膜晶体管具有第一栅极、第一源极和第一漏极,所述第一栅极连接所述扫描线,所述第一源极连接所述数据线,所述第一漏极连接所述主像素电极;
所述副像素单元包括设于所述副像素区的副像素电极和副薄膜晶体管,所述副薄膜晶体管具有第二栅极、第二源极和第二漏极,所述第二栅极连接所述第一漏极,所述第二源极连接所述副驱动线,所述第二漏极连接所述副像素电极。
2.如权利要求1所述的像素结构,其特征在于,所述主像素区和所述副像素区分别位于所述扫描线的两侧,所述第一栅极和所述第二栅极分别位于所述扫描线的两侧。
3.如权利要求2所述的像素结构,其特征在于,所述像素结构还包括多条公共电极线,所述公共电极线平行于所述扫描线且设于相邻两条所述扫描线之间;所述主像素电极与所述公共电极线部分重合并形成存储电容。
4.如权利要求1所述的像素结构,其特征在于,所述主像素区和所述副像素区位于所述扫描线的同一侧,所述第一栅极和所述第二栅极位于所述扫描线的同一侧。
5.如权利要求4所述的像素结构,其特征在于,所述主像素电极和所述副像素电极位于所述数据线和相邻一条所述副驱动线之间;或者,所述主像素电极位于所述数据线和所述副驱动线之间,所述副像素电极位于所述副驱动线和另一条所述数据线之间。
6.如权利要求4所述的像素结构,其特征在于,所述主像素电极与相邻一条所述扫描线部分重叠并形成存储电容;或者,所述像素结构还包括多条公共电极线,所述公共电极线平行于所述扫描线且设于相邻两条所述扫描线之间,所述主像素电极与所述公共电极线部分重叠并形成存储电容。
7.如权利要求1至6中任一项所述的像素结构,其特征在于,所述主像素电极和副像素电极均包括相互连接的主干电极和分支电极,所述主干电极将所述主像素区和所述副像素区分别分为多个畴区,每一所述畴区内的所述分支电极平行且间隔,不同所述畴区内的所述分支电极的朝向不同。
8.阵列基板,其特征在于,包括衬底基板以及设于所述衬底基板上的如权利要求1至7中任一项所述的像素结构。
9.如权利要求8所述的阵列基板,其特征在于,所述第一栅极和所述第二栅极设于所述衬底基板上;所述阵列基板还包括设于所述第一栅极和第二栅极上的栅极绝缘层,所述第一源极、所述第一漏极、所述第二源极和所述第二漏极均设于所述栅极绝缘层上,且所述栅极绝缘层上设有贯穿至所述第二栅极的过孔,所述第一漏极经由所述过孔与所述第二栅极连接。
10.显示面板,其特征在于,包括如权利要求8或9所说的阵列基板、与所述阵列基板相对设置的彩膜基板,以及设于所述阵列基板和所述彩膜基板之间的液晶层。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北海惠科光电技术有限公司;惠科股份有限公司,未经北海惠科光电技术有限公司;惠科股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110874196.7/1.html,转载请声明来源钻瓜专利网。