[发明专利]一种PCIE纠错处理的方法、装置、设备和介质在审
申请号: | 202110929355.9 | 申请日: | 2021-08-13 |
公开(公告)号: | CN113704013A | 公开(公告)日: | 2021-11-26 |
发明(设计)人: | 宁兆男;张炳会 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F11/07 | 分类号: | G06F11/07 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 史翠 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 pcie 纠错 处理 方法 装置 设备 介质 | ||
1.一种PCIE纠错处理的方法,其特征在于,包括:
接收到设置指令时,依据所述设置指令中携带的纠错阈值对各PCIE设备设置对应的纠错阈值;
记录在不同阶段各所述PCIE设备累计发生错误的错误次数;
当存在错误次数达到纠错阈值的目标PCIE设备时,触发错误处理机制以对所述目标PCIE设备进行纠错处理。
2.根据权利要求1所述的PCIE纠错处理的方法,其特征在于,在当前阶段为POST阶段时,所述记录在不同阶段各所述PCIE设备累计发生错误的错误次数包括:
判断POST阶段各所述PCIE设备是否发生可纠正错误;
若POST阶段存在发生可纠正错误的第一PCIE设备,则对所述第一PCIE设备的错误次数加一。
3.根据权利要求2所述的PCIE纠错处理的方法,其特征在于,在当前阶段为RunTime阶段时,所述记录在不同阶段各所述PCIE设备累计发生错误的错误次数包括:
在RunTime阶段接收到错误触发指令时,遍历所有PCIE设备的存储寄存器;
判断各所述存储寄存器中是否记录有纠错标识;
若存在记录有纠错标识的目标存储寄存器,则对所述目标存储寄存器对应的PCIE设备的错误次数加一。
4.根据权利要求1所述的PCIE纠错处理的方法,其特征在于,所述触发错误处理机制以对所述目标PCIE设备进行纠错处理包括:
将所述目标PCIE设备对应的错误日志上报到BMC。
5.根据权利要求1所述的PCIE纠错处理的方法,其特征在于,在所述当存在错误次数达到纠错阈值的目标PCIE设备时,触发错误处理机制以对所述目标PCIE设备进行纠错处理之后还包括:
将所述目标PCIE设备对应的错误次数清零。
6.根据权利要求1所述的PCIE纠错处理的方法,其特征在于,还包括:
接收到纠错阈值调整指令时,调整相应的PCIE设备对应的纠错阈值。
7.根据权利要求1至6任意一项所述的PCIE纠错处理的方法,其特征在于,还包括:
依据预设时间段内各PCIE设备对应的错误次数,调整各PCIE设备设置对应的纠错阈值。
8.一种PCIE纠错处理的装置,其特征在于,包括设置单元、记录单元和纠错单元;
所述设置单元,用于接收到设置指令时,依据所述设置指令中携带的纠错阈值对各PCIE设备设置对应的纠错阈值;
所述记录单元,用于记录在不同阶段各所述PCIE设备累计发生错误的错误次数;
所述纠错单元,用于当存在错误次数达到纠错阈值的目标PCIE设备时,触发错误处理机制以对所述目标PCIE设备进行纠错处理。
9.一种PCIE纠错处理的设备,其特征在于,包括:
存储器,用于存储计算机程序;
处理器,用于执行所述计算机程序以实现如权利要求1至7任意一项所述PCIE纠错处理的方法的步骤。
10.一种计算机可读存储介质,其特征在于,所述计算机可读存储介质上存储有计算机程序,所述计算机程序被处理器执行时实现如权利要求1至7任意一项所述PCIE纠错处理的方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110929355.9/1.html,转载请声明来源钻瓜专利网。