[发明专利]一种下位机板卡状态监控技术的实现方法在审
申请号: | 202110949896.8 | 申请日: | 2021-08-18 |
公开(公告)号: | CN113656250A | 公开(公告)日: | 2021-11-16 |
发明(设计)人: | 唐亮 | 申请(专利权)人: | 天津津航计算技术研究所 |
主分类号: | G06F11/30 | 分类号: | G06F11/30 |
代理公司: | 中国兵器工业集团公司专利中心 11011 | 代理人: | 刘瑞东 |
地址: | 300308 天津*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 下位 机板 状态 监控 技术 实现 方法 | ||
1.一种下位机板卡状态监控技术的实现方法,其特征在于,该方法包括如下步骤:
S1、下位机模块板卡加入双口RAM芯片和PCI桥片
双口RAM芯片一端与板卡CPU连接,另一端连接到LocalBus上,LocalBus通过PCI桥片适配到PCI总线上;
S2、制订双口RAM交互协议
约定好下位机板卡和上位机之间要交互数据要素和数据格式;
S3、编写下位机板卡状态监控软件模块
该软件模块用来实时读取板卡运行状态和软件执行情况,并将结果按协议规定写入双口RAM协议区域;
S4、上位机软件实时查询板卡运行状态
上位机查询状态运行在后台服务任务中,与下位机软件通过握手互斥机制,按照一定频率从双口RAM协议区域读取板卡状态,并将结果发送到系统消息队列中,供上层应用使用。
2.如权利要求1所述的下位机板卡状态监控技术的实现方法,其特征在于,所述双口RAM芯片采用IDT70261。
3.如权利要求1所述的下位机板卡状态监控技术的实现方法,其特征在于,所述PCI桥片采用PCI9052。
4.如权利要求1所述的下位机板卡状态监控技术的实现方法,其特征在于,所述步骤S1中:双口RAM芯片和下位机板卡CPU之间通过地址线和数据线连接;双口RAM芯片通过地址线和数据线连接到Local Bus,PCI桥片挂接到PCI总线上。
5.如权利要求1-4任一项所述的下位机板卡状态监控技术的实现方法,其特征在于,所步骤S2具体包括:
S21、确定需要监控的板卡状态项目;
S22、把上述需求项目一一对应到双口RAM的特定单元,并规定访问形式和对应协议。
6.如权利要求5所述的下位机板卡状态监控技术的实现方法,其特征在于,所述状态项目包括CPU运行时间、初始化板卡结果、软件运行时序、记录发生的错误以及寄存器访问记录。
7.如权利要求5所述的下位机板卡状态监控技术的实现方法,其特征在于,所述协议包括的内容有:正常工作命令已收到、自检命令已收到、复位命令已收到、自检任务完成、复位任务完成、运行错误代码1、运行错误代码2、运行错误代码3、定时器工作状态、初始报文处理标志、自回环报文处理标志、发送报文处理标志、串口5、6软复位标志和主机命令释放信号灯。
8.如权利要求5所述的下位机板卡状态监控技术的实现方法,其特征在于,所述步骤S3具体包括:
S31、根据步骤S2中确定的监控项目,在软件模块中定义对应的数据结构;
S32、读取板卡运行状态和软件执行情况,编写代码对S31中数据结构进行赋值;
S33、将S31中定义的数据结构按照步骤2中制定的协议写入双口RAM;
S34、将S31、S32、S33步的工作封装成函数,插入到软件模块的适当位置,周期性调用。
9.如权利要求8所述的下位机板卡状态监控技术的实现方法,其特征在于,所述步骤S32具体包括:通过读取CPU寄存器、软件运行指针和错误记录,编写代码对S31中数据结构进行赋值。
10.如权利要求8所述的下位机板卡状态监控技术的实现方法,其特征在于,所述步骤S4具体包括:
S41、在上位机软件中创建后台任务或线程;
S42、使用双口RAM芯片的信号灯原理建立交互互斥机制,当上位机获取到访问权限时,从双口RAM协议字段读取下位机板卡写入的监控状态信息;
S43、将步骤S42中获取的信息发送到系统消息队列中,上位机软件在需要时可以直接采集。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津津航计算技术研究所,未经天津津航计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110949896.8/1.html,转载请声明来源钻瓜专利网。