[发明专利]乘积和运算装置在审
申请号: | 202110970487.6 | 申请日: | 2021-08-23 |
公开(公告)号: | CN113655993A | 公开(公告)日: | 2021-11-16 |
发明(设计)人: | 苏纯贤;张福文 | 申请(专利权)人: | 神盾股份有限公司 |
主分类号: | G06F7/544 | 分类号: | G06F7/544 |
代理公司: | 广州华进联合专利商标代理有限公司 44224 | 代理人: | 祝玉媛 |
地址: | 中国台湾新竹市东区慈云路*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 乘积 运算 装置 | ||
本发明提供一种乘积和运算装置。乘积和运算装置包括具有编码器电路以及多个反向器的模拟数字转换电路,多个反向器分别具有不同的阈值电压,反应模拟乘积和信号而产生多个位信号,编码器电路对多个位信号进行编码以产生数字信号。
技术领域
本发明涉及一种运算装置,尤其涉及一种乘积和运算装置。
背景技术
随着半导体技术的发展,各式半导体装置不断推陈出新。一种新颖的半导体装置可以执行运算,例如是乘积和(sum-of-product)运算。乘积和运算对于人工智能技术(Artificial Intelligence)而言具备相当大的用途。
在习知的乘积和运算装置中,会将乘积和运算结果由模拟信号转为数字信号输出。一般来说,常使用逐次逼近式模拟数字转换器(Successive-approximation ADC)或快闪式模拟数字转换器(flash-type ADC)来实现信号的模拟数字转换。然而,逐次逼近式模拟数字转换器有着工作效率不佳以及功耗大的缺点,逐次逼近式模拟数字转换器则有着电路面积大的缺点,两者皆无法符合乘积和运算装置对模拟数字转换器的要求。
发明内容
本发明提供一种乘积和运算装置,具有工作效率高、低功耗以及电路面积小的优点。
本发明的乘积和运算装置包括乘积和运算电路以及模拟数字转换电路。乘积和运算电路将多个权重信号与多个模拟输入信号进行乘积和运算,以输出模拟乘积和信号。模拟数字转换电路耦接乘积和运算电路,将模拟乘积和信号转为数字信号,模拟数字转换电路包括多个反向器与编码器电路。上述多个反向器耦接乘积和运算电路,上述多个反向器分别具有不同的阈值电压,上述多个反向器反应该模拟乘积和信号而产生多个位信号。编码器电路耦接上述多个反向器,对上述多个位信号进行编码以产生数字信号。
基于上述,本发明实施例的乘积和运算装置包括具有编码器电路以及多个反向器的模拟数字转换电路,多个反向器分别具有不同的阈值电压,可反应模拟乘积和信号而产生多个位信号,编码器电路则可对多个位信号进行编码以产生数字信号。如此可使模拟数字转换电路具有高转换效率、低功耗以及电路面积小的优点,而可满足乘积和运算装置对模拟数字转换电路的要求,拓展乘积和运算装置应用于人工智能技术的可行性。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合附图作详细说明如下。
附图说明
图1是依照本发明一实施例所绘示的乘积和运算装置的电路方块示意图。
图2是依照本发明一实施例所绘示的反向器的电路示意图。
图3是依照本发明另一实施例所绘示的乘积和运算装置的电路方块示意图。
图4是依照本发明另一实施例所绘示的乘积和运算装置的电路方块示意图。
图5是依照本发明另一实施例所绘示的乘积和运算装置的电路方块示意图。
具体实施方式
为了使本发明之内容可以被更容易明了,以下特举实施例做为本发明确实能够据以实施的范例。另外,凡可能之处,在附图及实施方式中使用相同标号的组件/构件,系代表相同或类似部件。
以下请参照图1,图1是依照本发明一实施例所绘示的乘积和运算装置的电路方块示意图。乘积和运算装置包括乘积和运算电路102以及模拟数字转换电路104,乘积和运算电路102耦接模拟数字转换电路104。乘积和运算电路102可将多个权重信号SC1~SCN与多个模拟输入信号SA1~SAN进行乘积和运算,其中N为正整数,以输出模拟乘积和信号SMA1。模拟数字转换电路106则可将模拟乘积和信号SMA1转为数字信号SB1。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于神盾股份有限公司,未经神盾股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202110970487.6/2.html,转载请声明来源钻瓜专利网。