[发明专利]一种寄存器数据处理方法、装置及存储器在审
申请号: | 202111124071.9 | 申请日: | 2021-09-24 |
公开(公告)号: | CN113703843A | 公开(公告)日: | 2021-11-26 |
发明(设计)人: | 何昆;王娜;朱培红;吴胜明;董方霆;李爱玲 | 申请(专利权)人: | 中国人民解放军军事科学院军事医学研究院 |
主分类号: | G06F9/30 | 分类号: | G06F9/30;G06F13/40 |
代理公司: | 北京超凡宏宇专利代理事务所(特殊普通合伙) 11463 | 代理人: | 张欣欣 |
地址: | 100089*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 寄存器 数据处理 方法 装置 存储器 | ||
本发明实施例提出一种寄存器数据处理方法、装置及存储器,FPGA设备接收到上位机通过业务数据通道发送的第一数据报文后,对第一数据报文进行解析,获得第一数据报文包含的寄存器操作信息。进一步根据寄存器操作信息,对寄存器进行读写操作,并将读取到的目标数据发送至上位机,实现了对寄存器数据的读写操作。相较于现有技术的单独通道传输寄存器数据处理的报文,本发明通过业务数据与寄存器操作数据复用通道,提高了通道资源的利用率,从而节约了FPGA的接口资源,避免了上位机开发工作的增加。
技术领域
本发明涉及通信领域,具体而言,涉及一种寄存器数据处理方法、装置及存储器。
背景技术
当前,现场可编程门阵列(Field Programmable Gate Array,简称FPGA)广泛应用于各行各业,其具有可编程灵活性高、开发周期短、并行计算效率高等优点。
FPGA的内部寄存器功能是开发及应用的重要功能之一,与其他设备互联,可以有效得反应设备的真实信息,也可以控制设备的功能实现,而对寄存器的数据进行处理通常通过连接上位机实现。
现有技术上位机通常通过单独的传输通道连接FPGA,以对其寄存器数据进行读写控制,但是单独的通道会浪费FPGA的接口资源,同时会造成上位机开发工作的增加。
发明内容
本发明实施例的目的在于提供一种寄存器数据处理方法、装置及存储器,以改善现有技术中存在的问题。
为实现上述目的,本申请实施例采用如下技术方案:
第一方面,本发明实施例提供了一种寄存器数据处理方法,包括:
接收上位机通过业务数据通道发送的第一数据报文;
对所述第一数据报文进行解析,获得所述第一数据报文包含的寄存器操作信息;
根据所述寄存器操作信息,对寄存器进行读写操作。
结合第一方面,在第一种可能的实现方式中,所述对所述第一数据报文进行解析,获得所述第一数据报文包含的寄存器操作信息的步骤,包括:
对所述第一数据报文的第一目标字段进行解析,获得所述寄存器操作信息,所述第一目标字段用于存储与读写操作对应的所述寄存器操作信息。
结合第一方面,在第二种可能的实现方式中,所述根据所述寄存器操作信息,对寄存器进行读写操作的步骤,包括:
判断所述寄存器操作信息的操作类型;
若所述操作类型为读取操作,则读取所述寄存器的目标数据,并将所述目标数据发送至上位机;
若所述操作类型为写入操作,则将所述写入操作对应的写入数据写入所述寄存器。
结合第一方面的第二种可能的实现方式,在第三种可能的实现方式中,所述寄存器操作信息还包括操作地址,所述读取所述寄存器的目标数据,并将所述目标数据发送至上位机的步骤,包括:
当所述操作地址为目标读取地址时,根据所述目标读取地址读取所述寄存器对应的目标数据;
向所述上位机发送第二数据报文,所述第二数据报文的第二目标字段存储所述目标数据;
所述将所述写入操作对应的写入数据写入所述寄存器的步骤,包括:
当所述操作地址为目标写入地址时,根据所述目标写入地址将所述写入数据写入所述寄存器。
第二方面,本发明实施例提供了另一种寄存器数据处理方法,包括:
生成包含寄存器操作信息的第一数据报文,所述寄存器操作信息是对寄存器进行读写操作的操作信息;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国人民解放军军事科学院军事医学研究院,未经中国人民解放军军事科学院军事医学研究院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111124071.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种用于辅助输送系统操作的稳定装置
- 下一篇:一种高性能流体混合反应釜