[发明专利]一种后端修调控制电路有效

专利信息
申请号: 202111153445.X 申请日: 2021-09-29
公开(公告)号: CN113741618B 公开(公告)日: 2022-05-17
发明(设计)人: 周泽坤;邓晓军;孙启元;王卓;张波 申请(专利权)人: 电子科技大学
主分类号: G05F3/26 分类号: G05F3/26
代理公司: 成都点睛专利代理事务所(普通合伙) 51232 代理人: 孙一峰
地址: 611731 四川省*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 后端 调控 电路
【权利要求书】:

1.一种后端修调控制电路,其特征在于,包括启动电路模块、时钟信号检测电路模块、修调使能生成电路模块、修调时钟生成电路模块、译码器模块和窄脉冲检测电路模块;

所述启动电路模块用于检测时钟输入端口是否开始输入时钟信号,输入为时钟信号和使能信号,启动电路模块包括ESD电路、延时Delay电路、第一上电复位电路POR1、第一与门AND1、第一或门OR1、第一反相器NOT1、第一缓冲器BUF1,使能信号经过第一缓冲器BUF1后接第一或门OR1的一个输入端,第一上电复位电路POR1的输出经过第一反相器NOT1接第一或门OR1的另外一输入端,第一或门OR1输出接第一与门AND1的一输入端,外端输入的时钟信号经过ESD电路进入延时Delay电路,延时Delay电路输出接第一与门AND1的另一输入端,第一与门AND1输出启动信号,作为时钟信号检测电路模块的使能信号;

所述时钟信号检测电路模块的输入为时钟信号、使能信号和启动电路模块输出的启动信号;时钟信号检测电路模块包括第二上电复位电路POR2、第一C2MOS电路、第二C2MOS电路、电流镜电路、第一NMOS管NM1、第二NMOS管NM2、第三NMOS管NM3、第四NMOS管NM4、第一PMOS管PM1、第一电阻R1、第二电阻R2、第三电阻R3、第四电阻R4、第五电阻R5、第一电容C1、第二电容C2、第一斯密特触发器ST1、第二斯密特触发器ST2、第一与非门NAND1、第二缓冲器BUF2、第三缓冲器BUF3、第四缓冲器BUF4、第五缓冲器BUF5、第二反相器NOT2、第三反相器NOT3、第四反相器NOT4、第五反相器NOT5、第六反相器NOT6、第七反相器NOT7、第八反相器NOT8、第九反相器NOT;

其中,第一NMOS管NM1作为ESD,栅极和源极接地,第一PMOS管PM1限制电平范围,栅极和源极接电源电压;第一NMOS管NM1的漏极接第一PMOS管PM1的漏极,第一NMOS管NM1的漏极还接第二反相器NOT2的输入端;时钟信号经过第一电阻R1后接第二NMOS管NM2的漏极,第二NMOS管的栅极接第一与非门NAND1的一个输入端,第二NMOS管NM2的源极通过第二电阻R2和第二反相器NOT2后接第一与非门NAND1的另一个输入端,第一NMOS管的源极还通过第三电阻R3后接地;第一与非门NAND1输出信号接入第一C2MOS电路的一个输入端,第二上电复位电路POR2接入第一C2MOS电路的另一个输入端,启动信号接入第二缓冲器BUF2和第三反相器NOT3,第二缓冲器BUF2和第三反相器NOT3的输出信号接入第一C2MOS电路的两个控制端口;第一C2MOS电路的输出经过第四反相器NOT4接入第三MOS管NM3的漏极和第四电阻R4的一端,第三MOS管NM3的源极接第四电阻R4的另一端后通过第五电阻R5后接第一斯密特触发器ST1的输入端,第三MOS管NM3的源极还通过第一电容C1后接地;第一斯密特触发器ST1的输出端通过第五反相器NOT5后接入第三MOS管NM3的漏极,同时第五反相器NOT5的输出端接第三缓冲器BUF3,第三缓冲器BUF3输出合格时钟信号;

合格时钟信号经过第六反相器NOT6后接入电流镜电路的控制端,第六反相器NOT6输出端经过第七反相器NOT7后接入第四NMOS管NM4的栅极,第四NMOS管NM4的漏极接电流镜电路的一个输出端,同时第四NMOS管NM4的漏极接第二斯密特触发器ST2的输入端和通过第二电容C2后接地;电流镜电路的另一输出端信号定义为电流I_REF_T,合格时钟信号经过第四缓冲器BUF4和第八反相器NOT8,第四缓冲器BUF4和第八反相器NOT8的输出分别接入第二C2MOS电路和第一传输门TG1的两个控制端;第二斯密特触发器ST2的输出端接第一传输门TG1的输入端,第一传输门TG1输出端经过第九反相器NOT9后接第二C2MOS电路的输入端,第二C2MOS电路的输出端接一传输门TG1输出端和第五缓冲器BUF5的输入端,第五缓冲器BUF5输出端的输出为频率检测信号FD;

所述修调使能生成电路模块输入信号为使能信号、合格时钟信号和频率检测信号;修调使能生成电路模块包括八分频电路、延时电路、第三上电复位电路POR3、第一锁存电路Latch1、第二锁存电路Latch2、第一D触发器D1、第二D触发器D2、第三D触发器D3、第四D触发器D4、第五D触发器D5、第六D触发器D6、第二或门OR2、第一三输入与门AND1、第一四输入与门AND2、第十反相器NOT10、第十一反相器NOT11、第十二反相器NOT12;

其中,合格时钟信号接入八分频电路的输入端,使能信号接入八分频电路的复位端,其八分频电路的二分频、四分频、八分频输出接第一三输入与门AND1的输入端,第一三输入与门AND1接入第一锁存电路Latch1的输入端,使能信号通过第十反相器NOT10后接入第一锁存电路Latch1的控制端,第一锁存电路Latch1的输出端接入第二或门OR2的一个输入端,合格时钟信号通过第十一反相器NOT11后接第二或门OR2的另一个输入端,第二或门OR2的输出端接第一D触发器D1、第二D触发器D2、第三D触发器D3、第四D触发器D4的时钟端口,使能信号接入第一D触发器D1、第二D触发器D2、第三D触发器D3、第四D触发器D4、第五D触发器D5的复位端,频率检测信号接入第一D触发器D1输入端,第一D触发器D1输出端接第二D触发器D2输入端,第二D触发器D2输出端接第三D触发器D3输入端,第三D触发器D3输出端接第四D触发器D4输入端,第一D触发器D1、第二D触发器D2、第三D触发器D3、第四D触发器D4的输出端还分别接入第一四输入与门AND2的输入端,第一四输入与门AND2的输出端接第二锁存电路Latch2的输入端,使能信号通过第十二反相器NOT12后接入第二锁存电路Latch2的控制端,第二锁存电路Latch2的输出端接第五D触发器D5的输入端,合格时钟信号接第五D触发器D5和第六D触发器D6的时钟端口,第五D触发器D5输出端接第六D触发器D6的复位端,第三上电复位电路POR3输出端接第六D触发器D6的输入端,第六D触发器D6的输出为修调时钟使能信号;

所述修调时钟生成电路模块输入信号为修调时钟使能信号,合格时钟信号和频率检测信号,修调时钟生成电路模块包括第二三输入与门AND3、第三三输入与门AND4、三输入与非门NAND2、与门AND5、或非门NOR、第十三反相器NOT13、第十四反相器NOT14、第六缓冲器BUF6、第七缓冲器BUF7;

其中,修调时钟使能信号通过第十三反相器NOT13接入第二三输入与门AND3、第三三输入与门AND4和三输入与非门NAND2的一个输入端,修调时钟使能信号还接入与门AND5的一个输入端,合格时钟信号接与门AND5的另一个输入端,与门AND5的输出接入第二三输入与门AND3、第三三输入与门AND4的一个输入端,同时,与门AND4的输出还接入三输入与非门NAND2的一个输入端,频率检测信号接第三三输入与门AND4的一个输入端,频率检测信号通过第十四反相器NOT14后接入第二三输入与门AND3的另一个输入端,第二三输入与门AND3的输出端通过第六缓冲器BUF6接入或非门NOR一个输入端,第三三输入与门AND4的输出端通过第七缓冲器BUF7接入或非门NOR另一个输入端,非门NOR输出端接三输入与非门NAND2的另一个输入端,三输入与非门NAND2的输出即为修调时钟信号;

所述译码器模块输入信号为修调时钟信号、使能信号,译码器模块包括十六分频电路、第二四输入与门AND7、第三四输入与门AND8、第四四输入与门AND9、第五四输入与门AND10、第六四输入与门AND11、第七四输入与门AND12、第八四输入与门AND13、第九四输入与门AND14、第十四输入与门AND15、第十一四输入与门AND16、第十二四输入与门AND17、第十三四输入与门AND18、第十四四输入与门AND19、第十五四输入与门AND20、第十六四输入与门AND21、第十七四输入与门AND22;其中,使能信号接入十六分频电路的复位端,修调时钟信号接十六分频电路的输入端,十六分频电路的二分频正向输出、四分频正向输出、八分频正向输出、十六分频正向输出分别接入第二四输入与门AND7的输入端,第二四输入与门AND7的输出修调码DO_0,十六分频电路的二分频反向输出、四分频正向输出、八分频正向输出、十六分频正向输出分别接入第三四输入与门AND8的输入端,第三四输入与门AND8的输出修调码DO_1,以此类推,十六分频电路的二分频反向输出、四分频反向输出、八分频反向输出、十六分频反向输出分别接入第十七四输入与门AND22的输入端,第十七四输入与门AND22的输出修调码DO_15,据此得到DO_0~DO_15即16种不同的修调码;

所述窄脉冲检测电路的输入信号为修调时钟信号、电流I_REF_T,窄脉冲检测电路模块包括第三C2MOS电路、第三斯密特触发器ST3、第二传输门TG2、第十五反相器NOT15、第十六反相器NOT16、第十七反相器NOT17、第十八反相器NOT18、第八缓冲器BUF8、第五NMOS管NM5、第三电容C3;修调时钟信号通过第十五反相器NOT15后接入第五NMOS管NM5的栅极,第五NMOS管NM5的源极接地,电流I_REF_T接入第五NMOS管NM5的漏极和第三斯密特触发器ST3的输入端,第五NMOS管NM5的漏极还通过第三电容C3后接地;修调时钟信号还通过第八缓冲器BUF8和第十七反相器NOT17,第八缓冲器BUF8和第十七反相器NOT17的输出端分别接入第三C2MOS电路和第二传输门TG2的控制端,第三斯密特触发器ST3的输出端接第二传输门TG2的输入端,第二传输门TG2的输出端通过第十八反相器NOT18后接入第三C2MOS电路的输入端,第三C2MOS电路的输出端接第二传输门TG2的输出端,同时,第三C2MOS电的输出端通过第十六反相器NOT16后输出修调控制信号;

所述的窄脉冲检测电路模块用于检测输入修调烧断电路的修调时钟信号,通过与译码器输出的修调码共同决定有效修调位,防止其他信号对修调烧断电路的影响,预防误烧断。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202111153445.X/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top