[发明专利]GOA电路及显示面板有效
申请号: | 202111208599.4 | 申请日: | 2021-10-18 |
公开(公告)号: | CN113889018B | 公开(公告)日: | 2023-07-04 |
发明(设计)人: | 吴小玲 | 申请(专利权)人: | 深圳市华星光电半导体显示技术有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 黄舒悦 |
地址: | 518132 广东省深*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | goa 电路 显示 面板 | ||
1.一种GOA电路,其特征在于,包括多级级传的GOA单元,所述GOA单元包括:输入模块、输出模块、输出控制模块以及反相器模块;
所述输入模块接入高电平信号、时钟控制信号、上一级级传信号以及第一低电平信号,并电性连接于第一节点、第二节点、第三节点以及第四节点,所述输入模块用于控制所述第一节点、所述第二节点、所述第三节点以及所述第四节点的电位;
所述输出模块接入第一时钟信号、第二时钟信号、第三时钟信号以及第四时钟信号,并电性连接于所述第一节点、所述第二节点、所述第三节点、所述第四节点、本级级传信号端、第一扫描信号端、第二扫描信号端以及发光控制信号端,所述输出模块用于在所述本级级传信号端输出本级级传信号,在所述第一扫描信号端输出第一扫描信号,在所述第二扫描信号端输出第二扫描信号,在所述发光控制信号端输出发光控制信号;
所述输出控制模块接入所述第一低电平信号、第二低电平信号以及所述高电平信号,并电性连接于所述第一节点、所述第二节点、所述第三节点、所述第四节点、所述本级级传信号端、所述第一扫描信号端、所述第二扫描信号端、所述发光控制信号端以及第五节点,所述输出控制模块用于控制所述第一节点、所述第二节点、所述第三节点、所述第四节点、所述本级级传信号端,所述第一扫描信号端、所述第二扫描信号端以及所述发光控制信号端的电位;
所述反相器模块接入所述高电平信号以及所述第二低电平信号,所述反相器模块电性连接于所述第一节点以及所述第五节点,所述反相器模块用于将所述第一节点的电位和所述第五节点的电位保持反相;其中,所述第一低电平信号的电位小于所述第二低电平信号的电位。
2.根据权利要求1所述的GOA电路,其特征在于,所述输入模块包括第一输入晶体管、第二输入晶体管、第三输入晶体管、第四输入晶体管以及第五输入晶体管,所述第一输入晶体管、所述第二输入晶体管、所述第三输入晶体管、所述第四输入晶体管的栅极均接入所述上一级级传信号,第一输入晶体管、所述第二输入晶体管、所述第三输入晶体管、所述第四输入晶体管的源极均接入所述高电平信号,所述第一输入晶体管的漏极电性连接于所述第一节点,所述第二输入晶体管的漏极电性连接于所述第二节点,所述第三输入晶体管的漏极电性连接于所述第三节点,所述第四输入晶体管的漏极电性连接于所述第四节点,所述第五输入晶体管的栅极接入所述时钟控制信号,所述第五输入晶体管的源极接入所述第一低电平信号,所述第五输入晶体管的漏极电性连接于所述第一节点。
3.根据权利要求1所述的GOA电路,其特征在于,所述输出模块包括第六输入晶体管、第七输入晶体管以及第八输入晶体管,所述第六输入晶体管以及所述第七输入晶体管的栅极均接入所述上一级级传信号,所述第六输入晶体管以及所述第七输入晶体管的的源极均接入所述高电平信号,所述第六输入晶体管的漏极电性连接于所述第一节点,所述第七输入晶体管的漏极电性连接于所述第二节点、所述第三节点以及所述第四节点,所述第八输入晶体管的栅极接入所述时钟控制信号,所述第八输入晶体管的源极接入所述第一低电平信号,所述第八输入晶体管的漏极电性连接于所述第一节点。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市华星光电半导体显示技术有限公司,未经深圳市华星光电半导体显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111208599.4/1.html,转载请声明来源钻瓜专利网。