[发明专利]一种用于数字同时多波束发射的数字同步电路及方法有效
申请号: | 202111278488.0 | 申请日: | 2021-10-30 |
公开(公告)号: | CN114124278B | 公开(公告)日: | 2023-09-26 |
发明(设计)人: | 徐宇;李旭;杨祎綪;安涛;赵鑫 | 申请(专利权)人: | 中国船舶重工集团公司第七二三研究所 |
主分类号: | H04J3/06 | 分类号: | H04J3/06 |
代理公司: | 南京理工大学专利中心 32203 | 代理人: | 封睿 |
地址: | 225001 江*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 用于 数字 同时 波束 发射 同步 电路 方法 | ||
1.一种用于数字同时多波束发射的数字同步电路,其特征在于,由时钟电路、ADC电路、DAC电路和FPGA组成,其中ADC电路与FPGA、DAC电路与FPGA均采用具有确定性延时的JESD204B协议去构建链路;所述时钟电路将外部或板上晶振提供的时钟通过倍频,供给ADC、DAC、FPGA的工作时钟以及同步需要的SYSREF信号;所述ADC电路将中频信号采集为数字信号通过JESD204B协议传输给FPAG进行处理;所述FPGA接收ADC发送的数字信号进行相位测量,计算各ADC通道间的相位差,返还给时钟电路进行时钟相位调整;同时FPGA中构建数字通道均衡滤波器进行进行幅相误差校正,由DAC电路完成对存储波形的数据回放,生成中频信号;
所述时钟电路由两级组成,第一级采用HMC7044芯片,外部的参考时钟输入后,通过HMC7044倍频为ADC、DAC 和FPGA的工作时钟,同时提供SYSREF参考信号用作JESD204B协议同步,实现信号的同步采集和同步发射;第二级时钟采用LTM2954,将第一级时钟电路给出的低抖动时钟通过内部PLL调整相位后,输出具有固定相位关系的时钟信号和SYSREF信号;
所述数字通道均衡滤波器将多通道输出的DAC信号通过模拟开关接回到同一ADC进行数据的采集存储,通过FPGA运算各通道采集后的相位,选择其中1路为参考通道,计算其他通道与参考通道的均衡滤波器系数,通过均衡滤波器调整相位以及幅度误差。
2.根据权利要求1所述的用于数字同时多波束发射的数字同步电路,其特征在于,所述ADC电路在ADC芯片前端采用巴伦变压器TCM1-63AX+对射频输入信号进行平衡-不平衡转换,在进行单端与差分转换功能的同时,实现输入端的阻抗匹配。
3.根据权利要求1所述的用于数字同时多波束发射的数字同步电路,其特征在于,所述DAC电路在DAC芯片后端采用巴伦变压器TCM1-63AX+将DAC芯片输出的互补电流信号转换成中频模拟信号。
4.一种数字同步方法,其特征在于,基于权利要求1-3任一项所述的用于数字同时多波束发射的数字同步电路,实现数字同步。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国船舶重工集团公司第七二三研究所,未经中国船舶重工集团公司第七二三研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111278488.0/1.html,转载请声明来源钻瓜专利网。