[发明专利]用于处理来自像素集的成像数据的方法和像素阵列架构在审
申请号: | 202111339459.0 | 申请日: | 2021-11-12 |
公开(公告)号: | CN114727026A | 公开(公告)日: | 2022-07-08 |
发明(设计)人: | 一兵·米歇尔·王;石立龙;金矿旿 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | H04N5/235 | 分类号: | H04N5/235;H04N5/335;H04N5/341;H04N5/3745 |
代理公司: | 北京铭硕知识产权代理有限公司 11286 | 代理人: | 方成;张川绪 |
地址: | 韩国京畿*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 处理 来自 像素 成像 数据 方法 阵列 架构 | ||
1.一种用于处理来自像素集的成像数据的方法,包括:
在像素集处接收时钟信号,
通过像素集中的第一像素执行以下动作:
从光子传感器收集第一光子信息值,并且将第一光子信息值存储在累加器中;
将来自与第一像素相关联的存储器的第二光子信息值添加到累加器中,以获得第三光子信息值;
存储第三光子信息值;以及
将光子传感器和累加器重置为零。
2.根据权利要求1所述的方法,其中,第三光子信息被存储在与第二像素相关联的存储器中。
3.根据权利要求1所述的方法,其中,像素集中的第一像素在接收到多个后续时钟信号时重复所述动作。
4.根据权利要求1至权利要求3中的任一项所述的方法,其中,第一像素还将来自光子传感器的第一光子信息值存储在第二存储器中,以用于在第二存储器中合并光子信息。
5.根据权利要求1至权利要求3中的任一项所述的方法,其中,第三光子信息值被存储在与第一像素相关联的存储器中。
6.一种用于压缩感测的像素阵列架构,包括:
像素阵列,具有行和列;
数据总线,连接到像素阵列;
其中,像素阵列的至少两个像素中的每个包括:
光子传感器,
存储器,
累加器,以及
输出路径,将累加器连接到存储器。
7.根据权利要求6所述的像素阵列架构,其中,第一像素的输出路径连接到像素阵列中的第二像素的存储器。
8.根据权利要求6所述的像素阵列架构,其中,光子传感器包括掩码存储器和掩码输出路径,掩码存储器用于存储掩码数据,掩码输出路径将掩码存储器连接到光子传感器。
9.根据权利要求6所述的像素阵列架构,其中,像素阵列还包括数据选择器和选择器输出路径,数据选择器用于从累加器选择数据,选择器输出路径将数据选择器连接到离线存储设备。
10.根据权利要求6所述的像素阵列架构,其中,光子传感器是数字传感器,并且每个像素还包括:
第二存储器;以及
第二累加器,用于累加从光子传感器和第二存储器收集的数据,并且用于将累加的数据存储在第二存储器中。
11.根据权利要求6所述的像素阵列架构,其中,每个像素包括第二存储器和第二累加器,并且第二存储器能够存储与存储在存储器中的值对应的反向值。
12.根据权利要求6至权利要求11中的任一项所述的像素阵列架构,其中,存储器和累加器包括用于存储和累加数据或电荷的两个功能的单个装置。
13.一种用于处理来自像素集的成像数据的方法,包括:
在像素集处接收到时钟信号,
通过像素集中的第一像素执行以下动作:
接收二进制掩码值;
从光子传感器收集第一光子信息值;
将二进制掩码值与第一光子信息值相乘,并且将结果存储在累加器中;
将来自与第一像素相关联的存储器的第二光子信息值添加到累加器中,以获得第三光子信息值;
将第三光子信息值存储到与第一像素相关联的存储器或与第二像素相关联的存储器;以及
将光子传感器重置为零。
14.根据权利要求13所述的方法,其中,二进制掩码值是伪随机生成的。
15.根据权利要求13所述的方法,其中,像素集中的第一像素在接收到多个后续时钟信号时重复所述动作。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111339459.0/1.html,转载请声明来源钻瓜专利网。