[发明专利]用于高(正或负)电压电荷泵的受控放电的电路和方法在审
申请号: | 202111370648.4 | 申请日: | 2021-11-18 |
公开(公告)号: | CN114552973A | 公开(公告)日: | 2022-05-27 |
发明(设计)人: | V·拉纳;N·达拉尔 | 申请(专利权)人: | 意法半导体国际有限公司 |
主分类号: | H02M3/07 | 分类号: | H02M3/07 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 黄海鸣 |
地址: | 瑞士*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 用于 电压 电荷 受控 放电 电路 方法 | ||
1.一种电路,包括:
电荷泵电路,包括串联耦合的多个电荷泵级电路;以及
放电电路,被配置为对所述电荷泵电路放电;
其中所述放电电路包括:
多个开关放电电路,其中每个开关放电电路被耦合到所述电荷泵级电路中对应的一个电荷泵级电路的输出,并且被配置为在被致动时对所述输出放电;以及
放电控制电路,被配置为在放电时间段上顺序地致动所述多个开关放电电路中的每个开关放电电路。
2.根据权利要求1所述的电路,其中所述开关放电电路中的每个开关放电电路的顺序致动由放电时钟信号控制。
3.根据权利要求2所述的电路,其中所述放电时钟信号具有足够长度的周期,以确保所述电荷泵级电路中的一个给定电荷泵级电路的所述输出在所述电荷泵级电路中的一个后续电荷泵级电路由所述开关放电电路的所述顺序致动放电之前,被完全放电到特定电压水平。
4.根据权利要求1所述的电路,其中所述放电电路还包括多个时钟门控电路,其中每个时钟门控电路被配置为将电荷泵时钟信号选择性地传递到所述电荷泵级电路中对应的一个电荷泵级电路,并且其中所述放电控制电路被配置为控制所述时钟门控电路,以阻断针对所述电荷泵级电路中的所述对应的一个电荷泵级电路的所述电荷泵时钟信号,同时致动针对所述电荷泵级电路中相同的所述对应的一个电荷泵级电路的所述开关放电电路。
5.根据权利要求4所述的电路,还包括:
时钟生成器电路,被配置为生成所述电荷泵时钟信号;
感测电路,被配置为感测所述多个电荷泵级电路中的所述电荷泵级电路中的最后一个电荷泵级电路的所述输出处的电压,并且从所感测到的所述电压生成反馈电压;
其中当所述反馈电压小于参考电压时,所述时钟生成器电路被启用以进行操作。
6.根据权利要求5所述的电路,其中所述参考电压是带隙电压。
7.根据权利要求1所述的电路,其中每个开关放电电路包括:
第一供电节点;
第二供电节点;
多个晶体管,具有被串联耦合在所述第一供电节点与所述第二供电节点之间的源极-漏极路径,其中所述多个晶体管包括:
第一p沟道晶体管和第二p沟道晶体管,被串联耦合在所述第一供电节点与第一中间节点之间,其中所述第一p沟道晶体管和所述第二p沟道晶体管的源极被连接到所述电荷泵级电路中的所述对应的一个电荷泵级电路的所述输出,并且其中所述第一p沟道晶体管的栅极被连接到所述第一中间节点,并且所述第二p沟道晶体管的栅极被连接到所述第一供电节点;
第一n沟道晶体管,被耦合在所述第一中间节点与第二中间节点之间,并且具有被连接到所述第一供电节点的栅极;以及
第二n沟道晶体管,被耦合在所述第二中间节点与所述第二供电节点之间,并且具有被连接以接收由所述放电控制电路输出的致动控制信号的栅极;以及
第三p沟道晶体管,被耦合在所述第一供电节点与所述第二中间节点之间,并且具有被连接以接收由所述放电控制电路输出的所述致动控制信号的栅极。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于意法半导体国际有限公司,未经意法半导体国际有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111370648.4/1.html,转载请声明来源钻瓜专利网。