[发明专利]显示屏界面显示加速电路、系统及方法在审
申请号: | 202111438411.5 | 申请日: | 2021-11-30 |
公开(公告)号: | CN114005421A | 公开(公告)日: | 2022-02-01 |
发明(设计)人: | 王鹏宇;周海涛;郑鹏威 | 申请(专利权)人: | 上海冠显光电科技有限公司 |
主分类号: | G09G3/36 | 分类号: | G09G3/36 |
代理公司: | 上海恒慧知识产权代理事务所(特殊普通合伙) 31317 | 代理人: | 徐红银 |
地址: | 201100 上海市*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 显示屏 界面 显示 加速 电路 系统 方法 | ||
本发明公开了一种显示屏界面显示加速电路、系统及方法,该电路包括:显示屏、控制器及存储器;显示屏与控制器相连;控制器与存储器相连;显示屏与控制器之间的节点还与存储器相连;显示屏与存储器之间共用数据总线。该方法包括:当显示屏要显示的是存储在存储器中的界面资源时,用控制器的软件模拟来配置好显示屏的寄存器;用控制器的硬件配置存储器的寄存器;用控制器的硬件把存储器中的界面资源读出。当显示屏要显示的不是存储在存储器中的界面资源时,用控制器的软件模拟来配置好显示屏的寄存器;用控制器的软件模拟成的MOSI把显示内容输出到显示屏。通过本发明,能够节省掉数据从RAM写入到显示屏的时间,使界面更新速度更快。
技术领域
本发明涉及电路电子技术领域,特别涉及一种显示屏界面显示加速电路、系统及方法。
背景技术
随着科技水平的提高,电子显示屏的应用越来越广,其中SPI接口的显示屏占有相当一部分比重。
现有技术驱动SPI接口屏时,存储界面资源的存储器和显示屏用了两套不相同的通讯总线,当屏幕需要显示存储器中的界面资源时,需要经历两步操作:第一步,通过存储器的数据总线将存储器中的界面资源读入MCU的内部RAM或者外部拓展RAM中,第二步,通过显示屏数据总线将读入MCU的内部RAM或者外部拓展RAM中的数据写入到显示屏。由于需要两步操作,SPI显示屏更新存储器中的画面的速度受到限制,分辨率越高,卡顿现象越明显。
发明内容
本发明针对上述现有技术中存在的问题,提出一种显示屏界面显示加速电路、系统及方法,以解决现有技术中显示屏更新存储器中的画面的速度受限,卡顿现象明显的问题。
为解决上述技术问题,本发明是通过如下技术方案实现的:
根据本发明的第一方面,提供一种显示屏界面显示加速电路,其包括:显示屏、控制器以及存储器;其中,所述显示屏与所述控制器相连;所述控制器与所述存储器相连;所述显示屏与所述控制器之间的节点还与所述存储器相连;所述显示屏与所述存储器之间共用数据总线;
所述显示屏包括:第一SPI接口,所述控制器包括:第一GPIO接口;
所述第一SPI接口的片选引脚CS与所述控制器的第一GPIO接口相连。
较佳地,所述存储器包括:第二SPI接口,所述控制器包括:第三SPI接口;
所述第一SPI接口的时钟引脚CLK以及所述第二SPI接口的时钟引脚CLK与所述第三SPI接口的时钟引脚CLK公用。
较佳地,所述第一SPI接口的数据引脚MOSI与所述第三SPI接口的数据引脚MISO相连。
较佳地,所述第二SPI接口的数据引脚MISO通过电阻串联到所述第三SPI接口的数据引脚MISO。
较佳地,所述第二SPI接口的数据引脚MOSI与所述第三SPI接口的数据引脚MOSI相连。
较佳地,所述控制器包括:第二GPIO接口;
所述第二SPI接口的片选引脚CS与所述第二GPIO接口相连。
根据本发明的第二方面,还提供一种显示屏界面显示加速系统,其包括:上述的显示屏界面显示加速电路。
根据本发明的第三方面,还提供一种显示屏界面显示加速方法,其为上述所述的显示屏界面显示加速电路的加速方法;
当所述显示屏要显示的是存储在所述存储器中的界面资源时,包括:
用所述控制器的MISO引脚软件模拟成MOSI输出来配置好所述显示屏的寄存器;
用所述控制器的硬件SPI配置所述存储器的寄存器;
用所述控制器的硬件SPI把所述存储器中的界面资源读出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海冠显光电科技有限公司,未经上海冠显光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111438411.5/2.html,转载请声明来源钻瓜专利网。