[发明专利]像素电路及显示面板在审
申请号: | 202111545710.9 | 申请日: | 2021-12-16 |
公开(公告)号: | CN114241976A | 公开(公告)日: | 2022-03-25 |
发明(设计)人: | 徐健 | 申请(专利权)人: | TCL华星光电技术有限公司 |
主分类号: | G09G3/30 | 分类号: | G09G3/30;G09G3/32;G09G3/3225 |
代理公司: | 深圳紫藤知识产权代理有限公司 44570 | 代理人: | 熊恒定 |
地址: | 518132 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 像素 电路 显示 面板 | ||
1.一种像素电路,其特征在于,包括:
驱动晶体管T2;
脉幅驱动模块,与所述驱动晶体管T2的栅极电性连接,用于一帧中高灰阶显示时驱动所述驱动晶体管T2;以及
脉宽驱动模块,与所述驱动晶体管T2的栅极电性连接,用于所述一帧中低灰阶显示时驱动所述驱动晶体管T2。
2.根据权利要求1所述的像素电路,其特征在于,所述驱动晶体管T2的源极/漏极中的一个用于接入电源正信号,所述电源正信号处于第一电位时,所述脉幅驱动模块写入数据信号至所述驱动晶体管T2的栅极,且所述脉幅驱动模块初始化所述驱动晶体管T2的源极/漏极中的另一个电位。
3.根据权利要求2所述的像素电路,其特征在于,所述数据信号处于第三电位且所述电源正信号处于所述第一电位时,所述脉宽驱动模块写入所述数据信号,且所述脉宽驱动模块在所述像素电路的发光阶段中降低所述驱动晶体管T2的栅极电位。
4.根据权利要求3所述的像素电路,其特征在于,所述数据信号处于第四电位时,所述脉幅驱动模块写入所述数据信号至所述驱动晶体管T2的栅极;且所述电源正信号处于第二电位时,所述像素电路工作于所述发光阶段;
其中,所述第一电位低于所述第二电位;所述第三电位低于所述第四电位。
5.根据权利要求1所述的像素电路,其特征在于,所述像素电路还包括一数据线,所述脉幅驱动模块包括晶体管T1,所述晶体管T1的源极/漏极中的一个与所述数据线电性连接,所述晶体管T1的栅极用于接入脉幅控制信号,所述晶体管T1的源极/漏极中的另一个与所述驱动晶体管T2的栅极电性连接。
6.根据权利要求5所述的像素电路,其特征在于,所述脉幅驱动模块还包括晶体管T3,所述晶体管T3的源极/漏极中的一个用于接入第一参考信号,所述晶体管T3的栅极用于接入所述脉幅控制信号,所述晶体管T3的源极/漏极中的另一个与所述驱动晶体管T2的源极/漏极中的另一个电性连接。
7.根据权利要求6所述的像素电路,其特征在于,所述脉宽驱动模块包括:
晶体管T5,所述晶体管T5的源极/漏极中的一个与所述数据线电性连接,所述晶体管T5的栅极用于接入脉宽控制信号;
晶体管T4,所述晶体管T4的源极/漏极中的一个用于接入第二参考信号,所述晶体管T4的栅极与所述晶体管T5的源极/漏极中的另一个电性连接,所述晶体管T4的源极/漏极中的另一个与所述驱动晶体管T2的栅极电性连接;以及
电容C2,所述电容C2的一端与所述晶体管T4的栅极电性连接,所述电容C2的另一端用于接入三角波控制信号。
8.根据权利要求7所述的像素电路,其特征在于,所述像素电路还包括:
电容C1,所述电容C1的一端与所述驱动晶体管T2的栅极电性连接,所述电容C1的另一端与所述驱动晶体管T2的源极/漏极中的另一个电性连接;和
发光器件D1,所述发光器件D1的阳极与所述驱动晶体管T2的源极/漏极中的另一个电性连接,所述发光器件D1的阴极用于接入电源负信号。
9.根据权利要求8所述的像素电路,其特征在于,所述电源负信号的电位与所述第一参考信号的电位和/或所述第二参考信号的电位相同。
10.一种显示面板,其特征在于,包括如权利要求1至9任一项所述的像素电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于TCL华星光电技术有限公司,未经TCL华星光电技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111545710.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种电气自动化零件清洗机
- 下一篇:一种企业项目数字化管理方法及系统