[发明专利]栅极驱动电路及包含其的显示面板在审
申请号: | 202111637862.1 | 申请日: | 2021-12-29 |
公开(公告)号: | CN114241973A | 公开(公告)日: | 2022-03-25 |
发明(设计)人: | 林炜力 | 申请(专利权)人: | 友达光电股份有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 隆天知识产权代理有限公司 72003 | 代理人: | 黄艳 |
地址: | 中国台*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 栅极 驱动 电路 包含 显示 面板 | ||
本发明公开一种栅极驱动电路及包含其的显示面板,栅极驱动电路与源极驱动电路设置于显示区的同侧,用于驱动显示区中的多个像素。栅极驱动电路包含多个移位暂存器,多个移位暂存器配置为多组串接电路,多个移位暂存器当中具有相同上拉信号传递路径的移位暂存器相邻设置于同一组的串接电路当中。
技术领域
本发明涉及一种栅极驱动电路及包含其的显示面板,特别涉及一种通过移位暂存器分组配置的方式降低电路配置宽度以达到窄边框设计的栅极驱动电路及包含其的显示面板。
背景技术
在面板产业的竞争当中,轻薄短小的产品一直是各公司设计上追求的目标,对显示面板而言,为达到窄边框或无边框的设计,将栅极驱动芯片整合到玻璃基板上似为一种可行的方案。因此在设计及成本考量下,栅极驱动电路(Gate Driver on Array,GOA)的应用成为各家厂商争相研究的技术课题。
为减少显示面板周边电路的宽度,对于电路元件的设计上可进行各种变更或简化来达到节省设置空间的目的,然而,许多简化的电路在实际操作上可能使得显示面板在操作时产生各种异常或不良的显示效果,反而降低了装置的显示品质。如何降低驱动电路所需的设置空间,又不影响到驱动电路操作,将是窄边框显示装置在设计时需要解决的主要问题。
综观前所述,本发明的发明者思索并设计一种栅极驱动电路及包含其的显示面板,以期针对现有技术的问题加以改善,进而增进产业上的实施利用。
发明内容
有鉴于现有技术所述的问题,本发明的目的在于提供一种栅极驱动电路及包含其的显示面板,改变电路配置以降低边框宽度,进而解决原本以栅极驱动电路设计的显示面板与以栅极芯片设计的显示面板因边框宽度差异而无法共用机构设计的问题。
基于上述目的,本发明提供一种栅极驱动电路,栅极驱动电路与源极驱动电路设置于显示区的同侧,用于驱动显示区中的多个像素。栅极驱动电路包含多个移位暂存器,多个移位暂存器接收n相时钟信号,由本级上拉信号控制后a级移位暂存器,且由本级下拉信号下拉前b级移位暂存器,a、b、n为正整数。多个移位暂存器配置为m组的串接电路,m为2到a之间的正整数且m为a的因数,多个移位暂存器当中具有相同上拉信号传递路径的移位暂存器相邻设置于同一组的串接电路当中。
在本发明的实施例中,多个移位暂存器当中具有相同下拉信号传递路径的移位暂存器可相邻设置于同一组的串接电路当中。
在本发明的实施例中,多个移位暂存器可分别包含排线区、第一电路区、传递线路区以及第二电路区。
在本发明的实施例中,排线区中可设置多个时钟信号线,多个时钟信号线的数量为n/m。
在本发明的实施例中,传递线路区可包含传送上拉信号及下拉信号的信号传输线。
在本发明的实施例中,第一电路区可包含下拉电路,第二电路区可包含上拉电路。
在本发明的实施例中,多个移位暂存器可接收十六相时钟信号,本级上拉信号控制后八级移位暂存器,本级下拉信号下拉前八级移位暂存器。
在本发明的实施例中,串接电路可分为两组、四组或八组。
本发明提供一种包含栅极驱动电路的显示面板,其包含显示区及周边电路区,周边电路区设置于显示区的一侧,且周边电路区包含如前所述的栅极驱动电路,栅极驱动电路分别连接至显示区中的多个像素,传送栅极驱动信号以驱动多个像素。
在本发明的实施例中,周边电路区可包含源极驱动电路,源极驱动电路分别连接至显示区中的该多个像素,传送数据信号至多个像素。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于友达光电股份有限公司,未经友达光电股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111637862.1/2.html,转载请声明来源钻瓜专利网。