[发明专利]阵列基板以及显示面板在审
申请号: | 202111655044.4 | 申请日: | 2021-12-30 |
公开(公告)号: | CN114371579A | 公开(公告)日: | 2022-04-19 |
发明(设计)人: | 梁玉姣;李荣荣 | 申请(专利权)人: | 长沙惠科光电有限公司;惠科股份有限公司 |
主分类号: | G02F1/1343 | 分类号: | G02F1/1343;G02F1/1362;G02F1/1368 |
代理公司: | 深圳市威世博知识产权代理事务所(普通合伙) 44280 | 代理人: | 李莉 |
地址: | 410300 湖南省长*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 阵列 以及 显示 面板 | ||
1.一种阵列基板,包括衬底基板,设于衬底基板上的多个子像素,所述子像素包括主区和次区;其特征在于,主区薄膜晶体管的至少部分设于所述主区内主区龙骨电极交叉位置处;和/或,次区薄膜晶体管的至少部分设于所述次区内次区龙骨电极交叉位置处。
2.根据权利要求1所述的阵列基板,其特征在于,所述子像素包括第一像素电极,位于所述主区内,所述主区龙骨电极包括第一主区主干电极以及第二主区主干电极;其中,所述第一主区主干电极与所述第二主区主干电极相交以将所述主区分成四个畴;所述子像素包括第二像素电极,位于所述次区内,所述次区龙骨电极包括第一次区主干电极以及第二次区主干电极;其中,所述第一次区主干电极与所述第二次区主干电极相交以将所述次区分成四个畴。
3.根据权利要求2所述的阵列基板,其特征在于,所述主区薄膜晶体管连接一条对应的第一子扫描线、一条对应的数据线和所述第一像素电极;
所述次区薄膜晶体管连接一条对应的第二子扫描线、所述对应的数据线和所述第二像素电极;
所述阵列基板进一步包括:
共享晶体管,连接所述第二子扫描线、所述次区薄膜晶体管和一条对应的共享信号线。
4.根据权利要求3所述的阵列基板,其特征在于,所述主区薄膜晶体管的漏极通过第一过孔连接至所述第一像素电极,其中,所述第一过孔设置在所述第一主区主干电极与所述第二主区主干电极的交叉位置处。
5.根据权利要求3所述的阵列基板,其特征在于,所述次区薄膜晶体管的漏极通过第二过孔连接至所述第二像素电极,其中,所述第二过孔设置在所述第一次区主干电极与所述第二次区主干电极的交叉位置处。
6.根据权利要求3所述的阵列基板,其特征在于,所述数据线、所述主区薄膜晶体管的源极和漏极、所述次区薄膜晶体管的源极和漏极、所述共享晶体管的源极和漏极和所述共享信号线位于同一层中。
7.根据权利要求6所述的阵列基板,其特征在于,所述数据线包括第一延长数据子线,其中,所述第一延长数据子线从所述数据线延伸出来以与所述主区薄膜晶体管的源极连接,所述第一延长数据子线与所述第一主区主干电极的投影至少部分重叠;和/或,
所述数据线包括第二延长数据子线,其中,所述第二延长数据子线从所述数据线延伸出来以与所述次区薄膜晶体管的源极连接,所述第二延长数据子线与所述第一次区主干电极的投影至少部分重叠。
8.根据权利要求6所述的阵列基板,其特征在于,所述共享信号线连接所述共享晶体管的漏极,且所述共享信号线与所述第二主区主干电极和所述第二次区主干电极的投影至少部分重叠。
9.根据权利要求3所述的阵列基板,其特征在于,所述第一子扫描线和所述第二子扫描线在显示面板的显示区域之外合并成同一条扫描线,以接收相同的扫描信号。
10.一种显示面板,其特征在于,包括:
相对设置的彩膜基板与阵列基板以及设置于所述彩膜基板与所述阵列基板之间的液晶层;
其中,所述阵列基板为如权利要求1-9任意一项所述的阵列基板。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙惠科光电有限公司;惠科股份有限公司,未经长沙惠科光电有限公司;惠科股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111655044.4/1.html,转载请声明来源钻瓜专利网。