[发明专利]视频数据处理方法、装置、电子设备、存储介质在审
申请号: | 202111660969.8 | 申请日: | 2021-12-30 |
公开(公告)号: | CN114500936A | 公开(公告)日: | 2022-05-13 |
发明(设计)人: | 王勇 | 申请(专利权)人: | 深圳市广和通无线股份有限公司 |
主分类号: | H04N7/18 | 分类号: | H04N7/18;H04N5/268;H04N5/765;H04N21/4402;H04N21/643 |
代理公司: | 华进联合专利商标代理有限公司 44224 | 代理人: | 蔡抒枫 |
地址: | 518051 广东省深圳市南山区西丽街*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 视频 数据处理 方法 装置 电子设备 存储 介质 | ||
1.一种视频数据处理方法,其特征在于,应用于电子设备,所述方法包括:
接收目标数据流,所述目标数据流是转换模块将各路摄像装置采集的视频数据流转换为符合信号接收接口协议的信号;所述目标数据流的路数小于所述摄像装置采集的视频数据流的路数;
基于驱动目录下注册的驱动文件采用虚拟通道分解所述目标数据流为目标路数的处理信号;所述目标路数为所述摄像装置采集的视频数据流的路数,所述目标路数至少为2路,所述驱动文件个数与所述摄像装置数量相匹配;
提供不少于目标路数的通道传输各路所述处理信号至架构层。
2.根据权利要求1所述的方法,其特征在于,所述基于驱动目录下注册的驱动文件采用虚拟通道分解所述目标数据流为目标路数的处理信号的步骤包括:
在内核层根据所述注册的驱动文件复用摄像机串行接口解码模块以解码所述目标数据流。
3.根据权利要求2所述的方法,其特征在于,所述在内核层根据所述注册的驱动文件复用摄像机串行接口解码模块以解码所述目标数据流的步骤包括:
在内核驱动打开一路释放状态下的所述摄像机串行接口解码模块进行对应的一路目标数据流解码,并将引用计数加一;
在所述摄像机串行接口解码模块完成对应的一路目标数据流解码的情况下,将所述引用计数减一以释放所述摄像机串行接口解码模块。
4.根据权利要求1所述的方法,其特征在于,所述提供不少于目标路数的通道传输各路所述处理信号至架构层的步骤包括:
在硬件适配层提供不少于所述目标路数的通道传输各路所述处理信号至架构层。
5.根据权利要求4所述的方法,其特征在于,所述在硬件适配层提供不少于所述目标路数的通道传输各路所述处理信号至架构层的步骤包括:
在硬件适配层去掉流式分析,并将视频加速函数接口配置为空闲,以提供不少于所述目标路数的通道传输所述处理信号至架构层。
6.根据权利要求1-5中任一项所述的方法,其特征在于,还包括步骤:
解除架构层最大信号抓取路数的限定。
7.根据权利要求1至5任意一项所述的方法,其特征在于,所述目标数据流为移动产业处理器接口信号。
8.一种视频数据处理装置,其特征在于,所述装置包括:
目标数据流接收模块,用于接收目标数据流,所述目标数据流是转换模块将各路摄像装置采集的视频数据流转换为符合信号接收接口协议的信号;所述目标数据流的路数小于所述摄像装置采集的视频数据流的路数;
数据流分解模块,用于基于驱动目录下注册的驱动文件采用虚拟通道分解所述目标数据流为目标路数的处理信号;所述目标路数为所述摄像装置采集的视频数据流的路数;所述目标路数至少为2路;所述驱动文件个数与所述摄像装置数量相匹配;
数据流传输模块,用于提供不少于目标路数的通道传输各路所述处理信号至架构层。
9.一种电子设备,包括存储器和处理器,所述存储器存储有计算机程序,其特征在于,所述处理器执行所述计算机程序时实现权利要求1至7中任一项所述的方法的步骤。
10.一种计算机可读存储介质,其上存储有计算机程序,其特征在于,所述计算机程序被处理器执行时实现权利要求1至7中任一项所述的方法的步骤。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市广和通无线股份有限公司,未经深圳市广和通无线股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111660969.8/1.html,转载请声明来源钻瓜专利网。