[发明专利]一种参考时钟设置方法、系统及装置在审
申请号: | 202111675260.5 | 申请日: | 2021-12-31 |
公开(公告)号: | CN114442734A | 公开(公告)日: | 2022-05-06 |
发明(设计)人: | 陈三霞;刘铁军;计晶;刘丹 | 申请(专利权)人: | 苏州浪潮智能科技有限公司 |
主分类号: | G06F1/04 | 分类号: | G06F1/04;G06F13/42;G06F11/30 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 薛晨光 |
地址: | 215100 江苏省苏州市吴*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 参考 时钟 设置 方法 系统 装置 | ||
本发明公开了一种参考时钟设置方法,该方案中,根据加速卡和所述处理器的连接状态确定对应的目标参考时钟,然后为加速卡设置此确定的目标参考时钟,加速卡基于此目标参考时钟工作。本申请中,可以对加速卡和处理器的连接状态进行识别,并基于识别的结果自动确定与当前连接状态对应的参考时钟,提高为加速卡设置的参考时钟的灵活性,增加了加速卡的应用场景。本发明还公开了一种参考时钟设置系统及装置,与上述参考时钟设置方法具有相同的有益效果。
技术领域
本发明涉及服务器控制领域,特别是涉及一种参考时钟设置方法、系统及装置。
背景技术
由于FPGA(Field Programmable Gate Array,现场可编程与门阵列)的运算性能比同等功耗、面积下的通用处理器(例如CPU(central processing unit,中央处理单元)或者GPU(graphics processing unit,图形处理器))的运算性能好很多,因此常常和处理器配合使用,以协助处理器实现功能,一般情况下,将FPGA板卡设置为PCIE(peripheralcomponent interconnect express,高速串行计算机扩展总线标准)加速卡的形式以和处理器搭配使用。
在工作过程中,为保证加速卡和处理器的正常使用,通常需要为加速卡和处理器设置参考时钟,以使其基于此参考时钟有序工作。现阶段中,加速卡通常和处理器通过接口连接,然后通过主机输出参考时钟提供至处理器,并通过接口提供至加速卡,以使其同时基于主机提供的参考时钟进行工作。
但是,加速卡存在不与处理器连接,但仍需要用到参考时钟的情景,例如,将加速卡连接至其他装置上以对加速卡进行初始化等操作时。此时,由于加速卡未与处理器连接,因此无法获取到参考时钟,影响加速卡的正常使用。
综上,提供一种参考时钟设置方法,以提高加速卡的应用场景,并实现参考时钟的智能调节是十分必要的。
发明内容
本发明的目的是提供一种参考时钟设置方法、系统及装置,可以对加速卡和处理器的连接状态进行识别,并基于识别的结果自动确定与当前连接状态对应的参考时钟,提高为加速卡设置的参考时钟的灵活性,增加了加速卡的应用场景。
为解决上述技术问题,本发明提供了一种参考时钟设置方法,应用于处理器,包括:
确定加速卡与所述处理器的连接状态;
根据所述连接状态及预设连接状态-参考时钟对应关系确定与所述连接状态对应的目标参考时钟;
将所述目标参考时钟输出至所述加速卡,以使所述加速卡基于所述目标参考时钟工作。
优选地,确定加速卡与处理器的连接状态,包括:
通过处理器的在位引脚判断所述加速卡是否与所述处理器连接;
若是,则确定所述连接状态为第一预设状态;
若否,则确定所述连接状态为第二预设状态。
优选地,在所述连接状态为第一预设状态时;
根据所述连接状态及预设连接状态-参考时钟确定与所述连接状态对应的目标参考时钟,包括:
将所述处理器使用的第一参考时钟作为所述目标参考时钟;
将所述目标参考时钟输出至所述加速卡的时钟端,以使所述加速卡基于所述目标参考时钟工作,包括:
将所述第一参考时钟通过所述处理器和所述加速卡的连接端输出至所述加速卡,以使所述加速卡基于所述第一参考时钟工作。
优选地,在所述连接状态为第二预设状态时;
根据所述连接状态及预设连接状态-参考时钟确定与所述连接状态对应的目标参考时钟,包括:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于苏州浪潮智能科技有限公司,未经苏州浪潮智能科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111675260.5/2.html,转载请声明来源钻瓜专利网。
- 上一篇:非法外联监控系统和方法
- 下一篇:一种蛹虫草规模化生产方法与应用