[发明专利]一种多通道DAC输出信号同步方法及系统在审
申请号: | 202111681974.7 | 申请日: | 2021-12-31 |
公开(公告)号: | CN114362759A | 公开(公告)日: | 2022-04-15 |
发明(设计)人: | 王元祥 | 申请(专利权)人: | 武汉名扬科技有限公司 |
主分类号: | H03M1/66 | 分类号: | H03M1/66 |
代理公司: | 武汉智权专利代理事务所(特殊普通合伙) 42225 | 代理人: | 余浩 |
地址: | 430000 湖北省武汉市东湖新技术开发区华师园*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 通道 dac 输出 信号 同步 方法 系统 | ||
本发明公开了一种多通道DAC输出信号同步方法及系统,涉及数模转换领域,该方法包括:将待同步的两个DAC通道中作为同步信号源的正交正弦信号转换为模拟正交正弦信号;将所述两个DAC通道的模拟正交正弦信号进行乘法运算;将乘法运算后输出的信号进行过滤以检测输出的直流电压;控制所述两个DAC通道的相位延迟,直至输出的直流电压达到预设值,以使所述两个DAC通道的相位同步。本发明在不依赖于DAC芯片提供同步功能的前提下,可以实现DAC的相位级同步。
技术领域
本发明涉及数模转换领域,具体涉及一种多通道DAC输出信号同步方法及系统。
背景技术
随着现代无线通信技术和光纤通信技术的发展,通信速率提升越来越快,数字通信技术已经取代模拟通信技术,成为现今的主流技术。在数字通信技术中,数字相干通信具有灵敏度高的优点,在追求灵敏度以及数据率的场景下,DAC(Digital to AnalogConverter,数模转换器)作为发送端的核心部件,其采样率也随着通信速率的提高而不断增加。
在数字相干通信场景中,正交模拟信号之间需要较为严格的相位同步关系,因此需要对DAC的输出信号进行同步。对于高采样率DAC,信号转换和传输路径中的元器件特性差异以及传输线的路径差异,会严重影响到信号相互之间的相位关系。因此,在高采样率的情况下精确实现DAC输出信号同步的方案成为相干通信方案中的重要一环。
目前现有的DAC同步技术依赖于DAC芯片在设计之初预留的芯片间同步功能,大多只能达到样点级同步,在需要相位级同步的场景下,其同步精度不足。较多的高采样率DAC自身并不提供芯片间同步功能。并且,高采样率DAC芯片的同步容易受到物理上的传输路径差异、元器件个体差异的影响,单靠传输线等长等开环方案不易达到相位级同步。
发明内容
针对现有技术中存在的缺陷,本发明第一方面提供一种多通道DAC输出信号同步方法,其在不依赖于DAC芯片提供同步功能的前提下,可以实现DAC的相位级同步。
为达到以上目的,本发明采取的技术方案是:
一种多通道DAC输出信号同步方法,该方法包括以下步骤:
将待同步的两个DAC通道中作为同步信号源的正交正弦信号转换为模拟正交正弦信号;
将所述两个DAC通道的模拟正交正弦信号进行乘法运算;
将乘法运算后输出的信号进行过滤以检测输出的直流电压;
控制所述两个DAC通道的相位延迟,直至输出的直流电压达到预设值,以使所述两个DAC通道的相位同步。
一些实施例中,所述控制所述两个DAC通道的相位延迟,直至输出的直流电压达到预设值,以使所述两个DAC通道的相位同步,包括:
以一个DAC通道为参考通道,将所述参考通道的相位延迟值设置在预设位置;
实时调节另一DAC通道的相位延迟值,在记录的直流电压值中确定最小直流电压值对应的相位延迟值;
控制所述参考通道的相位延迟值保持在预设位置,并使另一DAC通道相位延迟值保持在最小直流电压值对应的相位延迟值,以使所述两个DAC通道的相位同步。
一些实施例中,所述实时调节另一DAC通道的相位延迟值,在记录的直流电压值中确定最小直流电压值对应的相位延迟值,包括:
通过可调延迟线以最小可调步进在延迟调节范围内对另一DAC通道的延迟值进行扫描;
记录采集到的直流电压,并查找出最小直流电压值;
根据最小直流电压值获取对应的相位延迟值。
一些实施例中,所述参考通道的可调延迟线的相位延迟值设置在延迟调节范围的中值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉名扬科技有限公司,未经武汉名扬科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202111681974.7/2.html,转载请声明来源钻瓜专利网。