[实用新型]一种SDRAM控制器用户接口模块IP核有效

专利信息
申请号: 202120608218.0 申请日: 2021-03-25
公开(公告)号: CN214253209U 公开(公告)日: 2021-09-21
发明(设计)人: 夏永波;潘继永 申请(专利权)人: 深圳芯际电子科技有限公司
主分类号: G06F13/38 分类号: G06F13/38
代理公司: 暂无信息 代理人: 暂无信息
地址: 518000 广东省深圳市宝安区石*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 sdram 控制器 用户 接口 模块 ip
【权利要求书】:

1.一种SDRAM控制器用户接口模块IP核,包括多端口用户接口模块、MIG_v2.3 IP核以及DDRx SDRAM内存组单元,其特征在于,所述DDRx SDRAM内存组单元包括DDR2,DDR3,LPDDR2,通过MIG_v2.3IP核控制DDRx SDRAM内存组单元完成自动刷新、预充电、突发写、突发读,通过多端口用户接口模块把MIG_v2.3 IP核的应用接口进一步封装成两个独立的操作端口,分别以类似于FIFO的形式向用户提供独立的读写操作。

2.根据权利要求1所述的一种SDRAM控制器用户接口模块IP核,其特征在于,MIG_v2.3IP核将DDRx SDRAM复杂的读写时序转化为用户简单的读写时序,以及将DDRx SDRAM接口的双时钟沿数据转换为用户的单时钟沿数据,使用户像操作普通的SRAM一样控制DDRxSDRAM。

3.根据权利要求1所述的一种SDRAM控制器用户接口模块IP核,其特征在于,多端口用户接口模块包括参数配置单元,两个端口写数据缓存单元,两个端口读数据缓存单元以及多端口读写仲裁单元组成,多端口读写仲裁单元采用轮流行使命令控制权的机制,分时处理来自两个端口的读操作或者写操作,然后转换成相应的读写命令下发给MIG_v2.3 IP核,同时完成用户数据的交换。

4.根据权利要求3所述的一种SDRAM控制器用户接口模块IP核,其特征在于,两个端口写数据缓存单元功能相同,两个端口读数据缓存单元功能相同,且独立运行的操作接口,分别包含写数据缓存单元和读数据缓存单元,完成用户数据的写入和读取。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳芯际电子科技有限公司,未经深圳芯际电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/202120608218.0/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top